软件开发 单板PCB设计要求模版.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
文档作者: 编写日期: 审 核: 审核日期: 文档模板修改纪录表 文件版本 页数 首次发行人/日期 批准人/日期 备 注 文件版本 页数 原来版次 页码 修订后版次 修 改 内 容 修改人/日期 原来版次 页码 文档修订控制 序号 版本号 修订日期 修订概述 修订人 备注 目 录 TOC \o \h \z 1. 单板简介 1-3 1.1 单板主要芯片组 1-3 1.2单板基本参数 1-3 1.3板框与尺寸 1-4 2. 布局布线要求 2-4 1. 1单板功能及信号流向简介 2-4 2.2关键器件列表 2-4 2.3基本布局要求 2-4 3. 布线参数 3-5 3.1时钟和复位网络 3-5 3.2差分网络 3-5 3.3总线网络 3-5 3. 4其他关键网络 3-6 4. 电源、地设计 4-6 4.1电源地分配图 4-6 4.2电源地参数 4-6 4.3电源地网络设计要求,或提供电源树说明 4-7 5. 时钟设计,最好提供时钟树说明 5-7 5.1时钟分配图 5-7 5.2时钟参数 5-7 5.3时钟设计要求 5-7 6. 接口电路设计 6-7 6.1接口电路简介 6-7 6.2接口电路设计要求 6-7 7.DFM设计要求 6-7 XXX单板PCB设计要求 前言 本设计要求的目的是指明PCB设计中重点关注的信号,并形成PCB设计的规则设置到设计软件,对实际设计工作进行约束。凡是没有特别指明的信号,将采用一博科技的设计规范进行设计。 单板联系人员 姓名 电话 EMAIL 传真 单板简介 附上单板的系统框图。 简要介绍本单板的功能,在系统中的位置。 简要介绍本单板的业务信号流向、控制信号流向 1.1 单板主要芯片组 厂家 型号 1.2单板基本参数 板名: 希望的层数:(缺省6层) 板厚: (缺省1.6 介质材料: (缺省FR4) 表面处理方式:□沉金 □有铅喷锡 □无铅喷锡 □OSP □沉银 □金手指 □其他 板面积: (参考结构要素图) 期望的最小布线线宽:(缺省5mil) 期望的最小布线间距:(缺省5mil) 期望的最小过孔:(缺省10mil内径,焊盘直径22mil; 0.8/0.65mm Pitch 的BGA芯片内可以采用 8mil/18mil的过孔。) 1.3板框与尺寸 请提供结构要素图,并标明接插件、指示灯的位号(元件标号),对于结构待定的情况请提供板框大小以及CAD工程师可根据需要调整的内容。参考一博科技提供的《结构图设计规范》 布局布线要求 2. 1单板功能及信号流向简介 请提供原理框图对本板功能及大致信号流向进行简单说明。 2.2关键器件列表 电气性能、物理间距有特殊要求、特殊封装、时钟器件、敏感器件、热源、热敏感器件列表 定位器件、有布局约束器件,有特殊等长要求或布线拓扑的器件。提供的datasheet说明文档要求如下: 原理图位号 Datasheet 文件名 特殊设计处于文件中的页码 2.3基本布局要求 如果客户对基本布局有初步的设想,请说明,最好能提供示意图,指明主要器件希望放在什么地方。 希望在结构图中表明主要器件的位置 一定需要放在TOP面的器件 连接器 指示灯 一定需要放在BOTM面的器件 连接器 指示灯 布线参数 3.1时钟和复位网络 请列明本板的主要时钟网络和复位网络,建议原理图上对时钟网络的命名加关键字CLK、对复位网络的命名加关键字RST。 时钟网络的PCB设计要求是:满足阻抗要求、PCB设计遵循3W原则、不跨分割线。 时钟网络名称 频率(HZ) 备注 TXCLK 250M CPU时钟 CLK66 66 系统参考时钟, 3.2差分网络 请列明本板的主要高速差分对网络。 高速差分对网络的PCB设计要求是:满足阻抗要求、PCB设计遵循3W原则、不跨分割线。 网络名称 速率或频率(HZ) 差分阻抗(ohm) GE[0:3]_S+/- 1.25G 100 ABC+/- 3 100 3.3总线网络 请列明本板的主要高速总线网络。 网络名称 速率 等长要求 3. 4其他关键网络 客户认为应该特别关注的其他网络,如模拟信号、大电流信号等 网络名称 说明 电源、地设计 4.1电源地分配图 4.2电源地参数 网络名 电压(V) 电流(A) 备注 +5V 5 6 外接电源连接器J1 +3.3V 3.3 20 +5V经U1转换 4.3电源地网络设计要求,或提供电源树说明 时钟设计,最好提供时钟树说明 5.1

文档评论(0)

188****6787 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档