- 119
- 0
- 约3.22千字
- 约 4页
- 2020-11-13 发布于山东
- 举报
实验五 数据选择器及其应用
[ 实验目的 ]
1、掌握中规模集成数据选择器的逻辑功能及使用方法。
2、学习用数据选择器构成组合逻辑电路的方法。
[ 实验原理 ]
数据选择器又叫“多路开关”
。数据选择器在地址码
(或叫选择控制 )电位的控制下,从
几个数据输入中选择一个并将其送到一个公共的输出端。
数据选择器的功能类似一个多掷开
关,如图 4-5-1 所示,图中有四路数据
D0~D3 ,通过选择控制信号
A 1、A 0(地址码 )从四路数
据中选中某一路数据送至输出端
Q。
数据选择器为目前逻辑设计中应用十分广泛的逻辑部件,它有
2 选 1、 4 选 1、 8 选 1、
16 选 1 等类别。
数据选择器的电路结构一般由与或门阵列组成,也有用传输门开关和门电路混合而成
的。
图 4-5-1
4 选 1 数据选择器示意图
图 4-5-2
74LS151 引脚排列
表 4-5-1
输
入
输
出
—
S
A2
A 1
A 0
Q
Q
1
×
×
×
0
1
—
0
0
0
0
D0
D 0
0
0
0
1
D1
—
D 1
0
0
1
0
D2
—
D 2
0
0
1
1
D3
—
D 3
—
0
1
0
0
D4
D 4
—
0
1
0
1
D5
D 5
—
0
1
1
0
D6
D 6
0
1
1
1
D7
—
D 7
1、 8 选 1 数据选择器 74LS151
74LS151 为互补输出的 8 选 1 数据选择器,引脚排列如图
4-5-2,功能如表 4-5-1 。
选择控制端 (地址端 ) 为 A 2~A 0,按二进制译码, 从 8 个输入数据 D0
~D7 中,选择 1 个需
要的数据送到输出端
Q,S 为使能端,低电平有效。
——
——
(1) 使能端 S =1 时,不论 A 2~A 0 状态如何,均无输出
(Q=0 , Q =1) ,多路开关被禁止。
——
A 、 A
、 A
的状态选择 D ~D
中
(2)使能端 S =0 时,多路开关正常工作,根据地址码
7
2
1
0
0
精选
某一个通道的数据输送到输出端
Q。
如: A 2A 1A0=000,则选择 D0 数据到输出端,即
Q=0。
如: A 2A 1A0=001,则选择 D1 数据到输出端,即
Q=D 1,其余类推。
2、双四选一数据选择器
74LS153
所谓双 4
选 1 数据选择器就是在一块集成芯片上有两个
4 选 1
数据选择器。 74LS153
的引脚排列如图
4-5-3,功能如表 4-5-2 。
表 4-5-2
输
入
输
出
S
A 1
A 0
Q
1
×
×
0
0
0
0
D 0
0
0
1
D 1
0
1
0
D 2
图 4-5-3
74LS153 引脚功能
0
1
1
D 3
——
——
1 S 、 2 S 为两个独立的使能端, A 1、 A 0
为公用的地址输入端;
1D 0~1D 3
和 2D 0~2D3
分别为两个
4 选 1 数据选择器的数据输入端;
Q1、 Q2
为两个输出端。
——
——
(1)当使能端 1 S
(2 S )=1 时,多路开关被禁止,无输出,
Q=0.
——
——
(2)当使能端 1 S
(2 S )=0 时,多路开关正常工作,根据地址码
A 1、A 0 的状态,将相应
的数据 D0~D 3 送到输出端 Q。
如: A 1A
0
=00,则选择 D
0
数据到输出端,即
Q=D 0。
A A
0
=01,则选择 D
1
数据到输出端,即
Q=D
,其余类推。
1
1
数据选择器的用途很多,例如多通道传输、数码比较、并行码变串行码以及实现逻辑函数等。
3、数据选择器的应用 -实现逻辑函数
— —
1:用 8 选 1 数据选择器 74LS151 实现函数 F=AB +A B
(1)列出函数 F 的功能表如表 4-5-4 所示。
(2)将 A 、 B 加到地址端 A 1、A 0,而 A 2 接地,由表 4-5-3 可见,将 D1、D 2 接“ 1”及D0、 D3 接地,其余数据输入端 D 4~D 7 都接地,则 8 选 1 数据选择器的输出 Q,便实现了函
— —
F=AB +A B
接线图如图 4-5-4 所示。
表 4-5-3
A B F
0 0 0
0 1 1
1 0 1
1 1 0
— —
图 4-5-4 8 选 1 数据选择器实现
F=AB +A B 的接线图
显然,当函数输入变量数小于数据选择器的地址端
(A) 时,应将不用的地址端及不用的
数据输入端 (D) 都接地。
—
—
—
例 2:用双 4 选 1 数据选择器 74LS153 实现函数 F= A BC + AB C +ABC +ABC 函数 F 的功能如表 4-5-4 所示。
原创力文档

文档评论(0)