- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《计算机组成原理课程设计》报告模板(范文)
第 PAGE \* Arabic 0 页第 PAGE \* Arabic 0 页第 PAGE \* Arabic 0 页第 PAGE \* Arabic 0 页
《计算机组成原理课程设计》报告
基本模型计算机设计
专业:嵌入式
班级:计科11307
姓名:梁宇程
指导教师:高晓清
2015年7月4日
一、引言
通过几次计算机组成原理实验课,对实验结构及微指令格式及控制台的使用有了一定的了解,通过运算器等实验,实现手动控制微型机,知道了如何设计机器指令,再经过调试指令和模型机和使其再微程序的控制下自动产生各部件单元的正常工作控制信号。
在设计基本模型机的实验过程中,个别部件单元的控制信号是人为模拟产生的,而本课程设计能在微程序控制下自动产生各部件单元控制信号,实现特定指令的功能。这里,计算机数据通路的控制将由微程序控制器来完成,CPU从内存中取出一条机器指令到执行结束的一个指令周期,全部由微指令组成的序列来完成,即一条机器指令对应一条微程序。
本课程设计将实现6条机器指令:IN(输入),ADD(加法),STA(存数),OUT(输出),JMP(跳转),RR(右循环),MOV(移动)
二、系统介绍
1.硬件系统结构
2.组成
运算器
采用两片4位74LS181作为本系统的运算器,因此该系统字长为8位。
控制器
S3-S0,M: 运算器的操作选择信号。M=0时执行由S3-S0选择的16种算术运算;M=1时执行由S3-S0选择的16种逻辑运算。
/CN: 进位控制信号。/CN=0表示低位进位位为一的带进位运算;/CN=1、LDCZY =0表示不带进位运算(运算结果不影响进位标志CY及零标志ZY),/CN=1、LDCZY=1表示带进位运算,低位进位位为CY(运算结果同步影响进位标志CY及零标志ZY)。
LDCZY: 运算结果的进位标志及零标志同步打入CY、ZY标志位寄存。
/LOAD: /LOAD=0、LDPC=1表示装载PC值;/LOAD=1,LDPC=1时控制PC同步计数。
LDPC: 程序计数器PC控制信号。LDPC=1对PC操作。
/CE: 主存片选信号,低电平有效。
WE: 主存读写控制信号。WE=1控制同步写;WE=0表示读。
LDR0-LDR2:控制数据总线数据同步打入通用寄存器R0-R2。
LDDR1-LDDR2:控制数据总线数据同步打入暂存器DR1-DR2。
LDIR: 控制数据总线数据同步打入指令寄存器IR。
LDAR: 控制数据总线数据同步打入地址寄存器AR(A7-A0)。
LDARH: 控制数据总线数据同步打入地址寄存器AR高位(A9-A8)。
RD: PI/O口读控制信号。
C、B、A: 数据通路选择信号,用3-8译码器实现如下。
C
B
A
有效信号
说明
0
0
0
无
关闭数据通道
0
0
1
/SW-BUS
输入数据(开关)送总线
0
1
0
/ALU-BUS
运算器数据送总线
0
1
1
/PC-BUS
程序计数器数据送总线
1
0
0
/RD-BUS(手动时为R0)
目的寄存器数据送总线,由I1I0选择寄存器号
1
0
1
/RS-BUS (手动时为R1)
源寄存器数据送总线,由I3I2选择寄存器号
1
1
0
/RI-BUS (手动时为R2)
索引寄存器(R2)数据送总线
1
1
1
/SR-BUS
移位寄存器数据送总线
P1: 指令译码P测试位。P1=1时,地址转移逻辑将用指令操作码I7I6I5I4位修改微指令寄存器的uA3 uA2 uA1 uA0位。
P2: 指令译码P测试位。P2=1时,地址转移逻辑将用指令操作码I3I2位修改微指令寄存器的uA1 uA0位。
P3: 进位P测试位。P3=1时,地址转移逻辑将用CY标记修改微指令寄存器的uA4位。
A9、A8: I/O设备选择信号。设备选择用2-4译码器实现:
A9=0、A8=0
选择CS0
A9=0、A8=1
选择CS1
A9=1、A8=0
选择CS2
A9=1、A8=1
选择CS3
存储器
主存
采用一片SRAM6116作为本系统的主存,数据宽度为8位,地址线只使用A7-A0,因此该系统存储容量为256×8位。
控存(控制存储器)
采用四片SRAM62256作为本系统的控存,每片数据宽度为8位,共32位;地址线只使用A5-A0。因此该系统存储容量为64×32位。
输入微指令时分4段输入,地址分配方式如下:
微地址
第一片SRAM
第二片SRAM
第三片SRAM
第四片SRAM
000000
00
40H
80H
C0H
000001
01
41H
81H
C1H
000010
02
42H
82H
C2H
…
…
…
…
…
111110
3EH
原创力文档


文档评论(0)