基于单片机控制的数字音乐盒的设计说明.docxVIP

基于单片机控制的数字音乐盒的设计说明.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
科信学院 单片机系统设计项目(三级项目) 设计说明书 (2012/2013 学年第二学期) 题 目:基于单片机控制的数字音乐盒的设计 专业班级: 通信工程10级2班 学生姓名:王敏轩 尹艳迪 李莎 朱江 董宣利 学 号 :100312217 100312218 100312225 100312226 100312208 扌旨导教师 : 设计周数: 2周 设计成绩 2013年6月21号 目录 TOC \o 1-5 \h \z \o Current Document 1概述 3 \o Current Document 2系统总体方案及硬件设计 3 \o Current Document 2.1系统构成 3 AT89C51 单片机简介 3 LED 显示器 错误!未定义书签。 键盘 7 2.1.4系统复位电路的设计 7 2.1.5 时钟电路模块 8 \o Current Document 2.2硬件电路端口分配 8 \o Current Document 3软件设计 9 \o Current Document 3.1主模块的设计 9 \o Current Document 3.2 外部中断源系统设计 10 3.3基本显示模块设计 11 3.4系统初始化程序 12 \o Current Document 4 Proteus 软件仿真 12 \o Current Document 5课程设计体会 14 \o Current Document 参考文献 16 附1:源程序代码 17 附2 :系统原理图 错误!未定义书签。 1 概述 本设计是基于单片机的数字音乐盒设计 ,由单片机 AT89C51 芯片和 LED 数 码管为核心,辅以必要的电路,构成的一个单片机电子数字音乐盒。 要求利用 I/O 口产生一定频率的方波,驱动蜂鸣器,发出不同的音调并采用 LCD 显示信息, 从而演奏乐曲(最少三首乐曲,每首不少于 30 秒),开机时有英文欢迎提示字 符,播放时显示歌曲序号(或名称),可通过功能键选择乐曲,暂停,播放。本 设计采用 4*4 键盘, 16*2 LCD ,七段显示数码管 LED 。 课设准备中根据具体的要求, 查找资料,然后按要求根据已学过的时钟程序 编写定时闹钟的程序,依据程序利用 proteus 软件进行了仿真试验,对出现的 问题进行分析和反复修改源程序,最终得到正确并符合要求的结果。 2 系统总体方案及硬件设计 2.1 系统构成 2.1.1 AT89C51 单片机简介 AT89C51 是一种带 4K 字节闪烁可编程可擦除只读存储器的低电压,高性 能 CMOS8 位微处理器,俗称单片机。该器件采用 ATMEL 高密度非易失存储 器制造技术制造,与工业标准的 MCS-51指令集和输出管脚相兼容。由于将多 功能8位CPU和闪烁存储器组合在单个芯片中, ATMEL的AT89C51是一种 高效微控制器,为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。 (1)主要特性: o 1 0 c FIMWDO -畫PCM岸3PC卫歴 FIMWDO -畫 PCM岸3 PC卫歴02 Pl pi pr Tlfiw -3 m 口 R5T 4K字节可编程闪烁存储器 ?寿命:1000写/擦循环 P2.0;^昭伸epz/i P2.0;^ 昭伸e pz/i如a P27/*16 PC th?全静态工作:0HZ-24HZ PC th ?三级程序存储器锁定 KdJHAjJ 4一上忖.410 —Fi KdJHAjJ 4 一上 忖.410 — Fi 0 M.1 Fl .2 PI 32可编程I/O线 ?两个16位定时器/计数器 ?5个中断源 ?可编程串行通道 ?低功耗的闲置和掉电模式 ?片内振荡器和时钟电路 (2 )管脚说明(如图1 ): VCC :供电电压。 GND :接地。 P0 口: P0 口为一个8位漏级开路双向I/O 口,每脚可吸收8TTL门电流。 当P1 口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据 存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0 口作为原 码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。 P1 口 : P1 口是一个内部提供上拉电阻的 8位双向I/O 口,P1 口缓冲器能 接收输出4TTL门电流。P1 口管脚写入1后,被内部上拉为高,可用作输入, P1 口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH 编程和校验时,P1 口作为第八位地址接收。 P2 口: P2 口为一个内部上拉电阻的8位双向I/O 口,P2 口缓冲器可接收, 输出4个TTL门电流,当P2 口被写“

文档评论(0)

cooldemon0601 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档