嵌入式系统原理及接口技术复习题1.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
/ 14 / 14 一、 简答题 简要说明嵌入式系统的硬件组成和软件组成。 答: 硬件组成:微处理器,存储器,输入设备和输出设备。 软件组成:操作系统,文件系统,图形用户接口,网络系 统,通用组建模块。 S3C2410A的总线上连接了那些控制器?总线上连接了那 些部件? :控制器, ,总线控制器,主控制器,中断控制器, ,电 源管理,控制器,储存器控制器。 :通用异步收发器,内部集成电路总线() ,设备控制器, 集成电路内部声音总线() ,主控制器,通用端口() ,看 门狗定时器(), 定时时钟(),总线控制器,转换器,串行外设接口,定时 器/ 脉宽调制。 体系结构支持几种类型的异常,并说明其异常处理模式和 优先级状态? 答,支持 7 种类型的异常 异常处理过程:(进入异常)-,-,设置的运行模式位, 跳转到相应的异常处理程序,(异常返回)f,f,若在进 入异常处理时设置中断禁止位,要在此清楚,复位异常处 理程序不需要返回。 >数据中指〉快速中断请求(F IQ) >中断请求()> 指令预取中止〉未定义指令和软件中止。 简述 I2S 总线接口的启动与停止过程 。 通过 I2S 控制寄存器控制,当控制寄存器的地址为 02S 禁 止(停止);当控制寄存器的地址为 12S 允许(开始) 。 简述系统中的中断处理过程。 中断处理过程包括: 中断请求、 中断排队或中断判优、 中断响应、 中断处理和中断返回 微处理器支持哪几种运行模式?各运行模式有什么特点? :用户模式。绝大部分的任务执行都在这种操作模式下, 此为正常的程序执行模式。 :快速中断模式。支持数据传送或通道处理。 :普通中断模式。用于一般中断处理。 :管理模式。一种操作系统受保护的方式。 :中止模式。在访问数据中止后或指令预取中止后进入中 止方式。 :系统模式。是操作系统一种特权级的用户方式。 :未定义模式。 当执行未定义指令时会进入这种操作模式。 当 66.5 时,选择不同的时钟分频( 1/2 、1/4 、1/8 、1/16 ) 输入,分别计算定时器最小分辨率、最大分辨率及最大定 时区间。 答:最小分辨率:定时器输入时钟频率 =PCLK/ { pr e sea 1 e r+1 } / { d i v i de r 值} = 6 6 .5/{0+1}/{2}=33.2500() 一个计数脉冲时间=1/33.25000.0300() 最大分辨率:定时器输入时钟频率{ 255+1 } /{2}=66.5/256/2=129.8828 TOC \o 1-5 \h \z 一个计数脉冲的时间=1/129.8828=7.6992 () 最大定时区间:由于 65535,计数到0共65536个计数脉 冲, 所以 65536*7.6992=0.5045 ()。 分析如图所示I2S总线时序图,说明其操作过程。 -n^^rmnrLFL WS I 初 ~越讹~~厂—yr讹盂)c \o Current Document I 严 | WORD n-1 WORD n WORD 叶4 RIGHT CHANNEL LEFT CHANNEL RIGHT CHANNEL S3C2410A与 1341通过I2S总线接口连接,试述音频数据 传送过程。 答:处理器通过总线接口,控制音频数据在 S3C2410内存 与1341之间传送。连接在 1314上的麦克风信号在 1314 内部经过转换器,转换成二进制数,串行通过引脚送到 S3C2410的模块,在模块中数据转换成并行数据然后使用 通常存取方式或存取方式,将并行数据保存的内存中,而 内存中要输出的音频数据使用通常存取方式或存取方式, 将数据并行传送到模块在中转换成串行数据,串行通过引 脚送到1314,在片内经过转换器,变成模拟信号,经过驱 动器,驱动扬声器。 简述控制器组成及数据流描述。 系统总线 控制器包括:,,LPC定时控制逻辑单元,以及组成。 当传送请求由总线仲裁器接收时,4个连续的字数据由系统 存储器帧缓冲区传送到内的。全部大小为 28个字,分别由 12个字的和16个字的组成。使用和,用来支持双扫描显示 模式,在单扫描显示模式,仅有中一个,即能够被使用。 以下是S3C2410A勺串口逻辑方框图,试分析其组成和工 作原理。 Peripheral BUSTransmitter Peripheral BUS Transmitter Un FIFO mode, all 16 Byle ot Buffer register are used as FIFO regislef- lm non-FUFO mode, only 1 Byte of Buffer register is used as Holding register. 根据 控制器工作原理,试在图中画出S

您可能关注的文档

文档评论(0)

laugh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档