实验47验证性实验——移位寄存器逻辑功能测试和应用.docxVIP

实验47验证性实验——移位寄存器逻辑功能测试和应用.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验 47 验证性实验——移位寄存器逻辑功能测试和应用 一. 目的 l. 移位寄存器的 功能; 2.掌握集成 路 4 位双向移位寄存器的使用方法; 3.学会 用移位寄存器 数据的串行、并行 和构成 形 数器。 二. 原理 l.移位寄存器的特点 寄存器中所存的数据在 CP 脉冲作用下能依次左移或右移。 有些集成移位寄存器同 有左移或右移控制端, 可根据左移或 右移信号 双向移位的要求。 根据 DIRS1 S0 Q0 16 15 14 13 12 11 10 9 移位寄存器存取信息方式的不同分 D 0 4 9 Q1 VDD Q0 Q1 Q2 Q3 CP S1 S0 D 1 1 串入串出、串入并出、并入串出、 D 2 0 CD40194(74LS194) 4 Q2 4 种形式。 D 3 D Rd D IR D 0 D 1 D2 D 3 DIL VSS 并入并出 C 本 用的 4 位双向通用移 D IL Q3 1 2 3 4 5 6 7 8 CP Rd 位寄存器 CD40194 或 74LS194,两 者功能和引脚相同, 可互 使用。 (a) (b) 符号及引脚排列如 47-1 所示。 图 47-1 CD40194 的逻辑符号 (a 图)及引脚功能 (b 图 ) 其中, D 0、 D1、 D 2、 D3 并行 入端; Q0、 Q1、 Q2、 Q3 并行 出端: DIR 右移串行 入端, DIL 左移串行 入端; S1 、S 操作模式控制端;ˉ Rˉ 脉冲 入端。 0 d 异步 (亦称 无条件 )清零端; CP CD40194 有 5 种不同操作模式:即数据在 D3、 D2、 D1、 D 0 端并行送入寄存、右移 (数 据由 Q0→Q3 移 )、左移 (数据由 Q3→Q0 移 )、保持及清零。 S1 、S 和ˉR 端的控制作用如表 47-1 所示。 表 47-1 S 、S 0 和 Rˉ 的控制作用 0 d 1 d 2.移位寄存 功能 输 入 输 出 器的用途 CP S D D D D D Q d 1 0 IR IL 0 1 2 3 0 1 2 3 Rˉ SD QQ Q 移位寄存器 清零╳0╳╳ ╳╳╳╳╳╳0 0 0 0 除了可以作 寄 置数↑1 1 1 ╳ ╳a b c d a b c d 存器外, 通 适当 右移 ↑ 1 0 1 DSR ╳ ╳ ╳ ╳ ╳ D SR Q0 Q1 Q2 的 接, 可以成 左移 ↑ 1 1 0 ╳ D SL ╳ ╳ ╳ ╳ Q1 Q2 Q3 DSL 移位寄存器型 保持↑100 n n n n ╳╳╳╳╳╳Q0 Q1 Q2 Q3 数器、 序脉冲 1 n n n n 保持 ↓ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ Q0 Q1 Q2 Q3 生器、 串行累加 器等, 可用作数据 ,即把串行数据 并行数据、 并行数据 串行数据等。 本 研究移位寄存器如何成 形 数器和数据的串、 并行 。 其他用途自行参考有关 料。 (1) 形 数器 形 数器如 47-2 所示,是把移位寄存器的 出反 到它的串行 入端,利用循 移位 数。把 出端 Q3 与右移 入端 DIR 相 , 初始状 Q0Q1Q2Q3=1000 , 在 脉冲 CP 的作用下, Q0Q1 Q2Q3 将依次 0100→0010→0001→1000→?? ,如表 47-2 所 示。 然它是利用 4 个有效状 表示 数 果, 种 型的 数器通常称 形 数器。 47-2 所示 路可以由各个 出端 出在 上有先后 序的脉冲,因此也可作 序脉冲 生器。如果将 出端 Q0 与左移串行 入端 D IL 相 接,即可左移循 移位。 数据串行、并行 入 出相互 ①串行 入/并行 出 路 47-4 串行输入/并行输出转换是指串行输入的数据,经转换电路后并行输出。图 47-3 所示 是由 CD40194(74LS194)4 位双向移位寄存器组成的 7 位串行输入/并行输出转换电路。 Q0 Q1 Q2 Q3 CD40194 D IR CP 47-2 形 数器  并 行出 束 志 串 行 右 Q0Q1Q2Q3 S1 Q4Q5Q6Q7 S1 移 入 “1” 1 ?d CD40194(1) S0 CD40194(2) S0 “1” d0d1 D IR D IR Rd n D 0D 1D 2D 3 Rd D0D 1D 2D 3 Rd CP CP CP “1 ” 47-3 七位串行 入/并行 出 器 表 47-2 形 数器功能表 电路中 S0 端接高电平 l, S1 受 Q7 控制,两片寄存器连接成 CP Q

文档评论(0)

q96tcntzow + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档