通信原理实验指导书(简).pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
通信原理实验指导书(简) 1、液晶显示模块 显示实验模块及其工作方式以供选择。 2、键盘控制模块 (1)选择实验模块及其工作方式。 (2)学生可自己编制数字信号输入,进行编码或调制实验。 3、模拟信号源模块 提供同步正弦波、非同步信号(正弦波、三角波、方波)、音乐信号等模拟信号, 可通过连接线发送到各终端编码模块。 5、数字信号源模块 (1)CPLD 可编程逻辑器件,编程输出各种数字信号; (2)通过计算机输入数字数据信号; (3)薄膜键盘键入编制数字信号; (4)EPM240 芯片,学生二次开发编程输出各种数字信号、控制信号等。 6、噪声源模块 提供白噪声信号,可加入到调制信道中模仿信道噪声干扰。 7、抽样定理与 PAM 实验系统 完成抽样定理的验证实验,及 PAM 通信系统实验。 注:提供多种频率的方波及窄脉冲信号抽样。 8、PCM 编译码系统模块 完成 PCM 的编码、译码实验; 完成两路 PCM 编码数字信号时分复用/解复用实验。 注:可改变时分复用的时隙位置,时分可复用路数及进行时分数据交换,加深学 生对时分复用概念的理解。 11、AMI/HDB3 编译码系统模块 完成 AMI 编译码功能、HDB3 编译码功能。 注:提供对全“1”、全“0”、伪随机码、手工编制数字信号等进行编码译码。 14、VCO 数字频率合成器模块 完成对 1KHz、2KHz 和外加数字信号的倍频输出。 15、频移键控 FSK (ASK)调制模块 完成频移键控 FSK 调制实验, ASK 调制实验。 注:①可对方波,伪随机码,计算机数据等信号的调制输出; ②可对已调信号进行放大或衰减输出; 第 1 页第 1 页第 1 页第 1 页 通信原理实验指导书(简) ③可在已调信号中加入噪声,模拟信道干扰; ④可完成本实验箱的自环单工通信实验,也可完成两台实验箱间的双工通 信实验。 16、频移键控 FSK (ASK)解调模块 完成频移键控 FSK 解调实验,ASK 解调实验。 17、相移键控 BPSK (DPSK)调制模块 完成相移键控 BPSK (DPSK)调制实验。 注:①可对方波,伪随机码,及计算机数据等信号进行调制输出; ②可对已调信号进行放大或衰减输出; ③可在已调信号中加入噪声,模拟信道干扰; ④可完成本实验箱的自环单工通信实验,也可完成两台实验箱间的双工通 信实验。 18、相移键控 BPSK (DPSK)解调模块 完成相移键控 BPSK (DPSK)解调实验。 实验一 CPLD 可编程数字信号发生器实验 一、实验目的 1.熟悉各种时钟信号的特点及波形; 2 .熟悉各种数字信号的特点及波形。 二、实验仪器 1.RZ8621D 实验箱 1 台 2.20M 双踪示波器 1 台 三、实验电路的工作原理 (一)、CPLD 可编程模块二电路的功能及电路组成 图 1-1 是 CPLD 可编程模块的电路图。 CPLD 可编程模块(芯片位号:U101 )用来产生实验系统所需要的各种时钟信号和数 字信号。它由 CPLD 可编程器件 ALTERA 公司的 EPM240(EPM7128 或者是 Xilinx 公司的 XC95108) 、下载接口电路(J101 )和一块晶振(JZ101 )组成。晶振用来产生 16.384MHz 系统内的主时钟。本实验要求参加实验者了解这些信号的产生方法、工作原理以及测量方 法,才可通过 CPLD 可编程器件的二次开发(本实验箱提供专门的开发模块)生成这些信 号,理论联系实践,提高实际操作能力。 (二)、各种信号的功用及波形 1.12 脚输入 16.384MHz 主时钟,方波。由晶振JZ101 产生的 16.384MHz 时钟,经 电阻R1

文档评论(0)

王小瑶 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档