数字电子基础康华光(精品).pptVIP

  • 10
  • 0
  • 约1.66千字
  • 约 35页
  • 2020-12-23 发布于福建
  • 举报
3逻辑门电路 3.1MOs逻辑门电路 3.2TTL逻辑门电路 3.3射极耦合逻辑门电路 六3.4砷化镓逻辑门电路 35逻辑描述中的几个问题 3.6逻辑门电路使用中的几个实际问题 *3.7用 VeriloghDL描述逻辑门电路 3.逻辑门电路 教学基本要求 了解半导体器件的开关特性 2、熟练掌握基本逻辑门(与、或、与非、或非、异或 门) 态门、OD门(OC门),传输门的逻辑功能 3、学会门电路逻辑功能分析方法 4、掌握逻辑门的主要参数及在应用中的接口问题 3.1MOS逻辑门 311数字集成电路简介 3.12逻辑门的一般特性 3.13MOS开关及其等效电路 314CMOS反相器 3.1.5CMOS逻辑门电路 3.1.6CMoS漏极开路门和三态输出门电路 3.17CMOS传输门 31.8CMOS逻辑门电路的技术参数 3.1.1数字集成电路简介 逻辑门:实现基本逻辑运算和复合逻辑运算的单元电路 逻辑门电路的分类 二极管门电路 分立门电路 三极管门电路(NMos门 逻辑门电路 MOS门电路{PMOS门 集成门电路 CMOS门 TTL门电路 311数字集成电路简介 CMOS集成电路 广泛应用于超大规模、甚大规模集成电路 400→4Hc74HCT→园4HC74vHcT→园4vC74AUd 速度慢 度加快 速度两倍于74HC 低(超低)电压 与TTL不兼容与TTL兼容 与TTL兼容 速度更加快 干扰 负载能力强 负载能力强 与TTL兼容 功耗低 抗干扰 抗干扰 负载能力强 功耗低 功耗低 抗干扰功耗低 TIL集成电路 广泛应用于中大规模集成电路 74系列4LS系列]→园4A.系列}→匚74ALS 3.1.2逻辑门电路的一般特性 驱动门G1 负载门G2 输入低电平的上限值 输出 高电平 Vo 输入高电平的下限值 高电平 IH( mid 输出高电平的下限值 OH(min) 输出低电平的上限值 输出 O(ma低电平 低电平 G1门vo范围 G2门范围 噪声容限 在保证输出电平不变的条件下,输入电平允许波动的范围。它表 示门电路的抗千扰能力 驱动门 噪声负载门 负载门输入高电平时的噪声容限: 当前级门输出高电平的最小 值时允许负向噪声电压的最大值 驱动门G1 负载门G2 NHOH(min) IH(min) m 负载门输入低电平时的噪声容限: VN.一当前级门输出低电平的最大 值时允许正向噪声电压的最大值 NLIL(max)I OL(max) G1门v范围 G2门v范围 3传输延迟时间 传输延迟时间是表征门电路开关速度 CMoS电路传输延迟时间 的参数,它说明门电路在输入脉冲波 形的作用下,其输出波形相对于输入 % 输入 波形延迟了多长的时间 类型 74HC74HCT74VCT74AUC输出 % 参数 Vnn=5Vn=3.3V=1.8 10% 或 0.9 PHL 4.功耗 静态功耗:指的是当电路没有状态转换时的功耗,即门电路空载时 电源总电流与电源电压V的乘积 动态功耗:指的是电路在输出状态转换时的功耗,对于TTL门电路 来说,静态功耗是主要的 CM0S电路的静态功耗非常低,CMS门电路有动态功耗 5.延时一功耗积 是速度功耗综合性的指标延时一功耗积,用符号D示 6.扇入与扇出数 扇入数:取决于逻辑门的输入端的个数 扇出数:是指其在正常工作情况下,所能带同类门电路的最大数目 (a)带拉电流负载 当负载门的个数增加时,总的拉电流将增加,会引起输出高电压 的降低。但不得低于输出高电平的下限值,这就限制了负载门的 个数 高电平扇出数 JoH:驱动门的输出端为高电 电流 Jm:负载门的输入电流

文档评论(0)

1亿VIP精品文档

相关文档