实验一ttl门电路参数测试实验.pdfVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
精品文档 你我共享 实验一 TTL 门电路参数测试实验 一、实验目的 1. 掌握 TTL 集成与非门的主要性能参数及测试方法。 2. 掌握 TTL 器件的使用规则。 3. 熟悉数字电路测试中常用电子仪器的使用方法。 二、实验原理 本实验采用二输入四与非门 74LS00 (它的顶视图见附录) ,即一块集成块内含有四个相 互独立的与非门,每个与非门有两个输入端。其逻辑框图如下: 图 1-1 74LS00 的逻辑图 图 1-2 Iis 的测试电路图 TTL 集成与非门的主要参数有输出高电平 V 、输出低电平 V 、扇出系数 N 、电压 OH OL 0 传输特性和平均传输延迟时间 tpd 等 。 (1)TTL 门电路的输出高电平 V OH V OH 是与非门有一个或多个输入端接地或接低电平时的输出电压值, 此时与非工作管 处于截止状态。空载时, V OH 的典型值为 3.4~3.6V ,接有拉电流负载时, V OH 下降。 (2 )TTL 门电路的输出低电平 V OL V OL 是与非门所有输入端都接高电平时的输出电压值, 此时与非工作管处于饱和导通 状态。空载时,它的典型值约为 0.2V ,接有灌电流负载时, V OL 将上升。 (3 )TTL 门电路的输入短路电流 Iis 它是指当被测输入端接地, 其余端悬空, 输出端空载时, 由被测输入端输出的电流值, 测试电路图如图 1-2 。 (4 )TTL 门电路的扇出系数 N0 扇出系数 N 0 指门电路能驱动同类门的个数,它是衡量门电路负载能力的一个参数, TTL 集成与非门有两种不同性质的负载,即灌电流负载和拉电流负载。因此,它有两 种扇出系数, 即低电平扇出系数 N 0L 和高电平扇出系数 N 0H 。通常有 IiH <I iL ,则 N0H >N 0L , 故常以 N 0L 作为门的扇出系数。 N 的测试电路如图 1-3 所示,门的输入端全部悬空,输出端接灌电流负载 R ,调节 0L L RL 使 IOL 增大, V OL 随之增高, 当 V OL 达到 V Olm (手册中规定低电平规范值为 0.4V )时 的 IOL 就是允许灌入的最大负载电流,则 N =I ÷ I ,通常 N >8 0L OL is 0L (5)TTL 门电路的电压传输特性 门的输出电压 V o 随输入电压 V i 而变化的曲线 Vo =f (V i )称为门的电压传输特性,通过 它可读得门电路的一些重要参数,如输出高电平 V OH 、输出低电平 V OL 、关门电平 V off 、开 AAAAAA 精品文档 你我共享 门电平 V 等值。测试电路如图 1-4 所示,采用逐点测试法,即调节 R ,逐点测得 V 及 ON w

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档