《电子技术简明教程》配套全册教学课件.ppt

《电子技术简明教程》配套全册教学课件.ppt

  1. 1、本文档共228页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
6.1.1 组合逻辑电路的分析 (1) 由逻辑图写出各输出端的逻辑表达式; (3)列出真值表; (4)经分析最后确定其功能。 1、组合逻辑电路分析方法 分析步骤:图——式——-表——功能 (2) 化简表达式; 2、组合逻辑电路分析举例 A·B A·A·B B·A·B 逻辑图 逻辑表达式 1 1 最简与或表达式 化简 2 2 A B F G1 G2 G3 G4 试分析如图所示逻辑电路的功能。 A B F 逻辑状态表 最简与或表达式 逻辑状态表 3 0 0 0 0 1 1 1 0 1 1 1 0 3 分析逻辑功能 4 4 当两个变量取值相同时,函数为 0,取值不同时函数为1。 F = A·B +A·B=A B 异或门 =1 B A F (1)根据逻辑功能描述列出真值表; (2)由真值表写出逻辑表达式,并进行简化和变换; (4)画出逻辑图。 1、组合逻辑电路的设计方法 6.1.2 组合逻辑电路的设计 设计步骤:功能——表——式——图 (3)变换(如果需要的话); 2、组合逻辑电路设计举例 [例]:设计一个三人表决电路。 要求:多数人同意,则提案通过,以指示灯亮表示;否则提案不通过,指示灯不亮。A、B、C同意为“1”,反对为“0” 。通过则F=1,否则F=0。 A B C F 逻辑状态表 (1)列逻辑真值表 1 1 1 1 0 0 1 0 0 0 0 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 (3)化简 (2)写逻辑表达式 [例]:设计一个三人表决电路。 B A F C ≥1 (4)画出逻辑电路图 [例]:设计一个三人表决电路。 “与非-与非”式 B A C F 用与非门组成的三人表决逻辑电路图 若要求仅用与非门构成电路,可用反演律变换。 例:设计一个同或电路 作业: P176:6.1.1(a);6.1.3(2)。 P177:6.1.6;6.1.7;6.1.8。  *1. 加法器 6.1.3 常用组合逻辑集成器件  *2. 编码器  *3. 译码器  *4. 数据选择器等 1. 加法器 不考虑低位 来的进位 可以半加器实现 要考虑低位 来的进位 必须全加器实现 进位 +) 1 0 1 (B) 1 1 0 1 (A) 0 1 0 (A+B) 0 1 1 0 [例]: 半加器:二输入(加数A与B),二输出(本位和与进位) 全加器:三输入(加数A、B与低位来的进位),二输出(本位和与进位) 1 0 (1)半加器 A B S C 逻辑状态表 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 本位和 向高位的进位 逻辑表达式 逻辑符号 Σ A B S CO C =1 B A S C (2) 全加器 An Bn Cn-1 Sn Cn+1 逻辑状态表 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 加数 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 低位进位  (1)普通二进制编码器 2. 编码器  (2)优先编码器 2. 编码器 数字系统的信息 数 值 文 字 符 号 图 形 声 音 图 像 数字系统只能识别0和1 编码 二进制代码00000010编码器:具有编码功能的逻辑电路。 数字信号波形 3、数字信号的描述方法 在电路中用低、高电平表示0、1两种逻辑状

文档评论(0)

精品文库 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档