《数字逻辑学》配套全册教学课件.ppt

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
(1.) 二进制译码器 n 个输入端 使能输入端 2n个输出端 设输入端的个数为n,输出端的个数为M 则有 M=2n 2、 集成电路译码器 (a) 74HC139集成译码器 (1. )二进制译码器 L H H H H H L H L H H L H L H H L H H L L H H H L L L L H H H H × × H Y3 Y2 Y1 Y0 A0 A1 E 输出 输 入 功能表 逻辑符号说明 逻辑符号框外部的符号,表示外部输入或输出信号名称,字母上面的“—”号说明该输入或输出是低电平有效。符号框内部的输入、输出变量表示其内部的逻辑关系。在推导表达式的过程中,如果低有效的输入或输出变量(如)上面的“—”号参与运算(如E变为E ),则在画逻辑图或验证真值表时,注意将其还原为低有效符号。 E 1 A 1 1 1 Y 0 Y 1 Y 2 Y 3 A 0 Y0 Y2 Y1 Y3 E A 1 A 0 (b) 74HC138(74LS138)集成译码器 74HC138集成译码器功能表 L H H H H H H H H H H L L H H L H H H H H H L H H L L H H H L H H H H H H L H L L H H H H L H H H H L L H L L H H H H H L H H H H H L L L H H H H H H L H H L H L L L H H H H H H H L H H L L L L H H H H H H H H L L L L L L H H H H H H H H H × × × × × L H H H H H H H H × × × H X × H H H H H H H H × × × × H × A2 STA 输 出 输 入 A1 A0 L H H H H H H H H H H L L H H L H H H H H H L H H L L H H H L H H H H H H L H L L H H H H L H H H H L L H L L H H H H H L H H H H H L L L H H H H H H L H H L H L L L H H H H H H H L H H L L L L H H H H H H H H L L L L L L H H H H H H H H H × × × × × L H H H H H H H H × × × H X × H H H H H H H H × × × × H × A2 STA 输 出 输 入 A1 A0 1、译码器的扩展 用74X139和74X138构成5线-32线译码器 ~ 3线–8线译码器的 ~ 含三变量函数的全部最小项。 Y0 Y7 基于这一点用该器件能够方便地实现三变量逻辑函数。 2、用译码器实现逻辑函数。 . . . 当E3 =1 ,E2 = E1 = 0时 用一片74HC138实现函数 首先将函数式变换为最小项之和的形式 在译码器的输出端加一个与非门,即可实现给定的组合 逻辑函数. 3、集成二–十进制译码器 - 7442 功能:将8421BCD码译成为10个状态输出。 功能表 十进 制数 BCD输入 输 出 A3 A2 A1 A0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9 0 L L L L L H H H H H H H H H 1 L L L H H L H H H H H H H H 2 L L H L H H L H H H H H H H 3 L L H H H H H L H H H H H H 4 L H L L H H H H L H H H H H 5 L H L H H H H H H L H H H H 6 L H H L H H H H H H L H H H 7 L H H H H H H H H H H L H H 8 H L L L H H H H H H H H L H 9 H L L H H H H H H H H H H L 对于BCD代码以外的伪码(1010~1111这6个代码)Y0 ~Y9 均为高电平。 (2) 集成二–十进制译码器——7442 3.2 组合逻辑电路的分析 1、 由逻辑图写出各输出端的逻辑表达式; 2、 化简和变换逻辑表达式; 3、 列出真值表; 4、 根据真值表或逻辑表达式,经分析最后确定其功能。 根据已知逻辑电路,经分析确定电路的的逻辑功能。 3.2. 组合逻辑

文档评论(0)

精品文库 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档