第四讲交换原件总结.ppt

  1. 1、本文档共44页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
交换元件总结;T接线器;;第四讲交换原件总结;输入控制方式的时分接线器;输出控制方式的时分接线器;T接线器的特点;*;S接线器;;S 交换器的工作原理;;;S接线器的特点; 以上讨论的空间交换器均是N×N方型交换器,也可以设计出集中型和扩张型的空间交换器。 可以看出,空间交换器能完成复用线之间的交换,但时隙位置不变。空间交换器的交叉接点闭合时间只有一个时隙的时间,也就是入线和出线之间的连通关系随着时隙时间在变化,因此我们说空间交换器是按时分方式工作的。在数字交换网络中,空间交换器不能单独使用,必须和时间交换器相结合,共同构成各种形式的大型网络(多级数字交换网络)。 ;T接线器的电路组成;  多路PCM一次群时间交换器,能够完成不同PCM一次群信号(N路)中各时隙之间的交换。;T接线器的交换容量主要取决于组成该接线器的存储器容量和速度,多以8端或16端PCM交换来构成一个交换单元,每一条PCM线称HW(Highway,母线)。 下图是8端脉码输入的T接线器方框图,由复用器、话音存储器(SM)、控制存储器(CM)和分路器所组成。;8端输入的T接线器; 复用器的基本功能是串/并变换和并路复用。其目的是减低数据传输速率,便于半导体存储器件的存储和取出操作;尽可能利用半导体器件的高速特性,使在每条数字通道中能够传送更多的信息,提高数字通道的利用率。;如图(a)所示,串行码是指各时隙内的8位码D0~D7是按时间的顺序依次排列。 如图(b)所示,并行码是指各时隙内的8位码D0,D1,…,D7分别同时出现在8条线上。;8端脉码输入的串行码和并行码; 每一端的脉码传输速率是2.048Mbit/s,若8端PCM脉码输入以串行传输时,其传输速率将达到16.384Mbit/s,若16端输入时,其传输速率将达到32.768Mbit/s,这样高的传输速率会带来许多问题。 优势: 将其传输速率降低到原速率的1/8,使制造工艺要求大大降低,减少辐射干扰,降低了器件的开关速度,降低了造价; 代价: 增加传输线对数。;8端PCM脉码输入的256个时隙排列方式应是HW0的TS0,HW1的TS0,HW2的 TS0,…,HW7的TS0;HW0的TS1,HW1的TS1,HW2的TS1,…,HW7的TS1等等。 各HW线上的时隙号与总时隙号的对??关系: 总时隙号=HW线上的时隙号8+HW编号;在图所示的复用器中,每一条HW接一个移位寄存器,移位寄存器的输入端为1线, 输出端8线,线上传输的是串行码,在一个TS时段前半周期内,8位码D0^D7一位一位出现,然后在TS后半个周期,也就是D7码出现之后,将变换好的8位并行码一起送入锁存器进行锁存,此时有一个TS时延。;(4)并路复用;复用器的组成框图; 输入的N路一次群信号经串并变换及多路复用后,形成8线并行输出至SM。 ;二、分路器;话音存储器由RAM组成,是暂存话音信息编码的存储设备。图2.10所示为读出控制方式的话音存储器的原理方框图。话音存储器的写入受定时脉冲控制(顺序写入),读出是由控制存储器读出数据B0~B7控制进行。 ;多级交换网络;多级网络的内部阻塞;多级网络的内部阻塞;无阻塞网络;CLOS网络;3级CLOS网络无阻塞条件;3级可重排无阻塞CLOS网络;3级可重排无阻塞CLOS网络;3级可重排无阻塞CLOS网络;TST交换网络;TST交换网络电路结构;TST交换网络工作原理;TST交换网络电路结构;TST交换网络电路结构

文档评论(0)

smartxiaohuli + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档