ad转换基本原理.docx

AD转换的基本原理和技术 转换方式 直接转换ADC 电路结构 逐次逼近ADC包括n位逐次比较型 A/D转换器如图11.10.1所示。它由控制逻辑电路、 时序产生 器、移位寄存器、 D/A转换器及电压比较器组成。 6 6 图11.10.1逐次比较型 A/D转换器框图 工作原理 逐次逼近转换过程和用天平称物重非常相似。 天平称重物过程是,从最重的砝码开始试放,与被 称物体行进比较,若物体重于砝码,则该砝码保留,否则移去。再加上第二个次重砝码,由物体 的重量是否大于砝码的重量决定第二个砝码是留下还是移去。照此一直加到最小一个砝码为止。 将所有留下的砝码重量相加,就得此物体的重量。 仿照这一思路,逐次比较型A/D转换器,就是 将输入模拟信号与不同的参考电压作多次比较, 使转换所得的数字量在数值上逐次逼近输入模拟 量对应值。 对11.10.1的电路,它由启动脉冲启动后, 在第一个时钟脉冲作用下, 控制电路使时序产生器的 最高位置1,其他位置0,其输岀经数据寄存器将 1000……0,送入D/A转换器。输入电压首先 与D/A器输岀电压(Vre/2 )相比较,女口 V1 Vref/2,比较器输岀为 1,若vi V^ef/2,则为0。比 置0。如最高位已存 1,则此时 vo=( 3/4)Vre。于是vi再与(3/4)VRef相比较,女口 vi( 3/4 ) Vsef,则次咼位 B-2存1,否则D-2=0;如最咼位为 0,则vo=Vre(/4 ,与vo比较,如vi Vre(/4 ,]则B-2 位存1,否则存0……。以此类推,逐次比较得到输岀数字量。 为了进一步理解逐次比较 A/D 转换器的工作原理及转换过程。下面用实例加以说明。 设图 11.10.1 电路为 8 位 A/D 转换器,输入模拟量 v A=6.84V , D/A 转换器基准电压 VREF=10V。 根 据逐次比较D/A转换器的工作原理,可画岀在转换过程中 CP启动脉冲、D7?D)及D/A转换器输 岀电压V。的波形,如图11.10.2所示。 由图11.10.2可见,当启动脉冲低电平到来后转换开始, 在第一个CP作用下,数据寄存器将 D? □0入D/A转换器,其输岀电压 V0=5V, Va与V。比较,vav。存1;第二个CP到来时, 寄存器输岀 D?D0, V0为7.5V , Va再与7.5V比较,因Va7.5V,所以D6存0 ;输入第 三个CP时,D?D0, V0=6.25V ; Va再与V。比较,……如此重复比较下去,经 8个时钟 周期,转换结束。由图中 V0的波形可见,在逐次比较过程中,与输岀数字量对应的模拟电压 V0 逐渐逼近VA值,最后得到 A/D转换器转换结果 D7?D0该数字量所对应的模拟电压 为 6.8359375V ,与实际输入的模拟电压 6.84V 的相对误差仅为 0.06% cp_JLiLJLJLJI_Pl_II_II_II_O— 守訪缭冲 T 5.00007.500DCLi*oT-122J.S625S.35 9376.7I87S T 5.0000 7.500DC Li*oT -122J.S625 S.35 937 6.7I87S 图11.10.2 8 位逐次比较型 A/D转换器波形图 特点 ⑴ 转换速度:(n+1)Tcp.速度快。 (2)调整Vref,可改变其动态范围。 转换器电路举例 常用的集成逐次比较型 A/D转换器有 ADC0808/0809系列(8位)、AD575(10位)、AD574A(12位) 等。 例11.10.1 4位逐次比较型 A/D转换器的逻辑电路如图 11.10.3所示。图中5移位寄存器可进 行并入/并岀或串入/串岀操作,其F为并行置数端,高电平有效, S为高位串行输入。数据寄存 D/A釋换器Pa D] 5J- J IDODD(MSB)(LSB)R■ FR10CKQ;3―■启动黙冲」L_ ci 7JTLTLCP 1F 1wQbQcQ C D/A釋换器 Pa D] 5 J- J I DODD (MSB) (LSB) R ■ F R 10 CK Q; 3―■ 启动黙冲」L _ ci 7J TLTL CP 1 F 1 wQbQcQ C * D C B h S 1 zn 十U丄 + S V +5 V 图11.10.3 4 位逐次比较型 A/D转换器的逻辑电路 解:电路工作过程如下: 当启动脉冲上升沿到来后, FF。?FF4被清零,Q5置1, Q的高电平开启 G2门,时钟CP脉冲进入移 位寄存器。在第一个 CP脉冲作用下,由于移位寄存器的置数使能端 F已有0变为1,并行输入 数据ABCDE置入,QQQQQ=01111。Q的低电平是数据寄存器的最高位置 1,即QQQ

文档评论(0)

1亿VIP精品文档

相关文档