二输入与门的设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
QuartusII 实例演示 ( 二输入与门的设计 ) 一、 实验目的 1. 初步掌握 QuartusII 软件; 2. 熟悉掌握 FPGA的开发流程; 3. 初步掌握数字实验系统; 二、 QuartusII 软件的具体设计步骤 1. 建立文件夹 在实验室上机时,要求在 D 盘建立一个自己姓名拼音的文件夹, 每次实验内容都在此文件夹下再建立一个文件夹,在这个二级文 件夹里存放相应项目、程序文件、仿真波形文件等。 2. 建立新工程 (1)双击桌面上 Quartus II6.0 的图标,启动 Quartus II6.0 软 件。 (2) 通过 File = NewProject Wizard , 菜单命令启动新项目向导。 (3)在随后弹出的对话框上点击 Next 按钮,继续。 (4 )在 What is the working directory for this project 栏目 中设定新项目所使用的路径;在 What is the nameof this project 栏目中输入新项目的名字 : vote ,点击 Next 按钮。 (5)在这一步,向导要求向新项目中加入已存在的设计文件。因为 我们的设计文件还没有建立,所以点击 Next 按钮,跳过这一步。 (6)为本项目指定目标器件。 (7)在这一步,可以为新项目指定综合工具、仿真工具、时间分析 工具。在这个实验中,我使用 Quartus II6.0 的默认设置,直接点 击 Next 按钮,继续。 (8)确认相关设置,点击 Finish 按钮,完成新项目创建。 3. 设计输入 (1)我们建立一个 VHDL文件。通过 File = New 菜单命令,在随 后弹出的对话框中选择 VHDL File 选项,点击 OK 按钮。通过 File = Save As 命令,将其保存,并加入到项目中。 (2)在 VHDL界面输入两输入与门程序, 然后通过 File = SaveAs 命令保存。 4. 综合和编译 (1)选择 Processing =Start Compilation, 检查程序语法错误, 并生成 RTL图 。 (2)执行 Tools =Netlist Viewer =RTL Viewe, 生成 RTL图。 5. 模拟仿真 (1)在 File 菜单下,点击 New 命令。在随后弹出的对话框中,切 换到 Other Files 页。选中 Vector WaveformFile 选项,点击 OK 按钮。 (2) 进入波形编辑器窗口工具条 . (3)指定模拟终止时间。 (4 )现在,我们已经进入到波形编辑界面。在 Edit 菜单下,点击 Insert Node or Bus , 命令 , 或在结点名字区连续双击鼠标左键两 次,出现如下框图,点击框图中的 NodeFinder 出现结点查找器窗口 搜索结点名。 (5 )在上面一个框图中点击 Node Finder , 按钮后,打开 Node Finder 对话框。点击 List 按钮,列出电路所有的端子。 点击 按 钮,全部加入。点击 OK 按钮,确认。 (6) 回到 Insert Node or Bus

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档