- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第八次作业
第八次作业 8.4 9.1 9.6 9.11 9.12
8-4 、设 CPU内有下列部件: PC、IR、SP、AC、MAR、MDR和 CU。
(1)画出完成间接寻址的取数指令 LDA@X(将主存某地址单元 X 的内容取至 AC中)
的数据流(从取指令开始) 。
(2)画出中断周期的数据流。
解:CPU中的数据流向与所采用的数据通路结构直接相关, 不同的数据通路中的数据流
是不一样的。 常用的数据通路结构方式有直接连线、 单总线、 双总线、三总线等形式,
目前大多采用总线结构,直接连线方式仅适用于结构特别简单的机器中。
为简单起见,本题采用单总线将题中所给部件连接起来,框图如下:
bus
PC MAR SP MDR CU IR AC
地址线 数据线 控制线
(1)LDA@X
指令周期数据流程图:
PC→ MAR
M(MAR) → MDR
(MDR) → IR
PC+1 → PC
Ad(IR) →MAR
M(MAR) → MDR
MDR →Ad(IR)
Ad(IR) →MAR
M(MAR) → MDR
MDR →AC
(2)中断周期流程图如下:
SP-1→SP
SP→ MAR
PC→ MDR
MDR → M(MAR)
向量地址 → PC
0→ EINT
注 :解这道题有两个要素,首先要根据所给部件设计好数据通路,即确定信息流动的
载体。其次选择好描述数据流的方法,无论采用什么样的表达方式,其关键都要能清
楚地反映数据在通路上流动的顺序,即强调一个“流”字。较好的表达方式是流程图
的形式。
9-1 、设CPU内有这些部件:PC、IR、MAR、MDR、AC、CU。
(1)写出取指周期的全部微操作。
(2 )写出减法指令“ SUB X”、取数指令“ LDA X”、存数指令“ STA X ”(X 均为贮
存地址 ) 在执行阶段所需的全部微操作。
(3 )
(4 )
答: P382
9-6 、设某机主频为 8MHz,每个机器周期平均含 2 个时钟周期, 每条指令平均有 4 个机
器周期,试问该机的平均指令执行速度为多少 MIPS?若机器主频不变,但每个机器周
期平均含 4 个时钟周期,每条指令平均有 4 个机器周期,则该机的平均指令执行速度
又是多少 MIPS?由此可得出什么结论?
解:先通过主频求出时钟周期,再求
文档评论(0)