电子技术作图题.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子技术作图题 4 .分析如题图所示逻辑图,试根据输入 C 、A 波形画输出 F 波形(设初始状态 Q 为 0)。 1 1 .逻辑门电路及输入信号波形如题图,画出 G、H 、F 的波形。 2 .图 (a)中触发器输出 Q 的初始状态为 0,输入 A、 B 及时钟 CP 波形如图 (b) , 5 .分析题图所示逻辑图,试根据输入 A 、 B 波形画输出 Q 波形(设初始状态为 0 )。 画出输入端 D 和输出端 Q 波形。 6 . 逻辑门电路及输入信号波形如题图,画出 G、H 、F 的波形。 3 .设触发器的初始状态为 0 ,已知时钟脉冲 C 及输入端 R 、S 的波形如图所示, 试画出输出端 Q 的波形。 7 .逻辑门电路及输入信号波形如图,画出 G、H 、F 的波形。 1 8 图( a)示门电路输入端 A 、B、 C 的波形如图( b)所示,试画出 M 端和输出端 F 的波形。 12 .逻辑门电路及输入端 A 、B 、C 的波形如图所示,请画出相应的输出端 G、H 及 F 的波形。 9 .门电路及输入信号 A 、B 、C 的波形如题图所示,请画出输出端 F 的波形。 10 . 图(a) 门电路输入端 A 、B 的波形如图 (b)所示,试画出 C、D 、E 端波形。 13 .逻辑电路如图所示,触发器的初始状态为零,已知 D ,C 的波形,试画出与输入对应的输 出端 Q 的波形。 11. J-K 触发器及输入时钟脉冲 C 的波形如图所示, J-K 触发器的初态为零,试画出输出端 Q 的 波形。 2 16 .有一个下降沿触发 D 触发器,试画出在图所示的 CP 脉冲和输入 D 信号的作用 14 .设触发器的初始状态为 0 ,已知时钟脉冲 CP 及 A 、B 端的波形如图所示,画出 J 端、 Q 端 下.输出端 Q 的波形。设 D 触发器的初态为 0 。 及 Q 端的波形。 17

文档评论(0)

yanmei113 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档