2013年8月至诚辅导数字电路复习.ppt

  1. 1、本文档共116页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路 第1章 数制和码制 第2章 逻辑代数基础 第3章 门电路 第4章 组合逻辑电路 第5章 触发器 第6章 时序逻辑电路 第7章 半导体存储器 第10章 脉冲波形的产生和整形 第11章 数-模和模-数转换 第1章 数制和码制 1、XOR,NAND,NOR 的真值表 2、基本逻辑运算的逻辑符号、真值表 3、基本公式和常用公式 1、 4、三个定理 规则: 对偶定理 例2.4.2: 5、逻辑函数的表示方法 ①逻辑真值表 ②逻辑函数式 ③逻辑图(logic Diagram) ④波形图(waveform) ⑤卡诺图(karnaugh map) 各种表示方法间的相互转换 1、真值表 逻辑函数式 如何从逻辑图画出时序图 6、不同函数形式的变换 例: 7、卡诺图化简方法 ①卡诺图表示逻辑函数 ②化简规则 合并2n个相邻项 2个-消去1一个因子 4个-消去2个因子 2n个-消去n个因子 圈尽量大 圈尽量少 最小项可重复圈 带无关项的卡诺图化简 第3章 门电路 第4章 组合逻辑电路 一、MSI的介绍(重点掌握译码器和MUX的应用,其他几个掌握功能) 编码器、译码器、MUX、加法器、比较器 二、组合电路的分析 组合电路 函数式 真值表 逻辑功能 三、组合电路的设计 逻辑功能 真值表 函数式 逻辑电路 一、MSI的介绍——(一)编码器 以74HC148为例—8线-3线优先编码器 2、功能表 3、功能总结: (二)译码器 2、真值表 4、74HC138——逻辑符号 5、74HC138——功能表 (三)、MUX 74HC153——双4选1MUX 74HC151——8选1MUX (四)、加法器 74LS283-四位加法器 (五)、数据比较器 2、74LS85 二、组合电路的分析 三、组合电路的设计 例:SSI 例:MSI 1、边沿DFF的逻辑符号 2、FF的状态图和波形图 C、状态转换表 ② JK触发器 ③ D触发器 ④T触发器 例:P253 题5.13、5.15、5.22 第6章 时序逻辑电路 一、一些概念区别 二、时序电路的分析 三、N进制计数器的设计 四、时序电路的设计 1、同步和异步电路的区别 3、同步复位和异步复位的区别 同步复位: 二、时序电路的分析 分析目的: 时序电路 逻辑功能(Y,Q*) 例6.2.1 ④状态转换表 ⑤状态转换图 ⑥时序图(波形图) 三、N进制计数器的设计 1、用MSI设计—①用计数器设计 A、MSI-74161(置数、保持、计数、置0) 74161功能 B、MSI—74160 C、MSI—74LS290 C、MSI—74LS290 74LS194A的逻辑功能 A、环形计数器 B、扭环形计数器 用寄存器设计 *6.3.3 顺序脉冲发生器 *6.3.4 序列信号发生器 四、时序电路的设计——用触发器设计 设计的方法: 设计目的: 时序电路 逻辑功能(Y,Q*) 例6.4.1:设计一个带有进位输出的13进制计数器 ②状态分配 ③三个方程 A、状态方程 A、状态方程 ④逻辑图 ⑤检查自启动 例6.4.2: ①逻辑抽象—状态表 ①逻辑抽象—状态图 ②状态化简 ③状态分配 ④三个方程 A、状态方程 ⑤逻辑图 ⑥检查自启动 第7章 半导体存储器 1、ROM的数据表 2、点阵图 一个ROM的数据表 例:试用ROM产生如下一组多输出逻辑函数 ③画图 第10章 脉冲波形的产生和整形 一、555定时器的电路结构与功能 二、用555定时器接成的施密特触发器 三、用555定时器接成的单稳态触发器 四、用555定时器接成的多谐振荡器 1、CB555的图形符号 2、CB555的电路结构 3、CB555的功能表 二、 用555定时器接成的施密特触发器 2、工作原理 2、工作原理 3、参数 三、 用555定时器接成的单稳态触发器 2、工作原理 3、工作波形和参数 四、用555定时器接成的多谐振荡器 2、工作波形 3、调q电路 3、调q电路 一、权电阻网络DAC 2、工作原理 ②求和运放 二、 倒T形电阻网络DAC 分辨率 分辨率—DAC输出所能分辨出来的最小电压值与最大电压值的比值。 ①化成最小项之和形式 ②选择24×4的ROM ABCD—作为4个地址端、 Y1Y2Y3Y4—作为数据输出端 Y函数值—作为存储单元取值 打点表示1 外接固定电压VCO 阈值端TH 触发端TR’ VOD VCC 输出端VO 接地端 置0端 一、555定时器的电路结构与功能 分压电路 比较器 SR锁存器 缓冲输出 放电三极管TD 异步置0 外接固定电压 阈值端 触发端 输入 输出 RD vI1 vI2 vo TD状态 0

文档评论(0)

183****7931 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档