- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
河南理工大学电气学院
FPGA
课
程
论
文
学 院:电气学院
专业班级:
姓 名:
学 号:
指导老师:李辉
日期: 2015 年 12 月 13 日
第 1 页
河南理工大学电气学院
目 录
一、摘要
二、概念
2.1 什么是 FPGA
2.2 工作原理
2.3 芯片结构
2.4 配置模式
三、 FPGA的设计语言介绍
3.1 VHDL 语言介绍
3.2 Verilog 语言介绍
四、交通灯的 Verilog 语言程序
4.1 设计背景
4.2 Verilog 程序
4.3 C 语言程序
五、学习体会
六、参考文献
第 2 页
河南理工大学电气学院
FPGA结课论文
一、摘要
现在,随着系统级 FPGA以及系统芯片的出现,软硬件协调设计和系统设计
变得越来越重要。 传统意义上的硬件设计越来越倾向于与系统设计和软件设计结
合。硬件描述语言为适应新的情况, 得到迅速发展, 出现了很多新的硬件描述语
言,像 Superlog 、SystemC、CynlibC++ 等。
本次设计是基于 FPGA/CPLD数控脉冲宽度调制信号发生器实现, 该系统主要
模块有:时钟产生电路模块、 JTAG编程连接模块、电源电路模块,通过连线
将各个模块进行连接成最小系统, 系统精简, 实现方便且功能强大, 比起传统的
信号发生器有着比较明显的优势。
本设计立足系统可靠性及稳定性等高技术要求,采用 FPGA芯片实现数控脉
冲宽度调制信号发生器的 FPGA/CPLD设计,其电路设计比较简单,外围电路少,
易于控制和检查, 较传统的分离元件实现方式有着明显的优势, 尤其是其设计电
路实现周期,其抗干扰及调试过程都很简单。
二、概念
2.1 什么是 FPGA?
FPGA是英文 Field ProgrammableGate Array 的缩写,即现场可编程门阵列,它
是在 PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物。是作为专用集成电路
(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有
可编程器件门电路数有限的缺点。
FPGA采用了逻辑单元阵列 LCA (Logic Cell Array )这样一个新概念,内部包
括可配置逻辑模块 CLB (Configurable Logic Block ) 、输出输入模块 IOB
(Input Output Block )和内部连线(Interconnect )三个部分。FPGA的基本特点
主要有:
1)采用FPGA设计ASIC电路,用户不需要投片生产,就能得到合用的芯片。
2)FPGA可做其它全
原创力文档


文档评论(0)