DSP的选择和设计开发讲义.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
信息与通信工程学院多媒体技术中心;DSP 芯片的选择 什么是DSP? DSP的应用 DSP的运算 数据宽度 速度(Speed) 存贮的组织 开发的便宜 多DSP支持 便携应用 价格;DSP 简介;什么是 DSP ?;什么是 DSP ?;什么是 DSP ?;什么是 DSP ?;DSP 的应用;DSP 的应用;DSP 的应用;DSP 的运算;浮点 DSP 和定点 DSP 的比较 性能比较—浮点运算是更灵活、更通用的机制 更宽的动态范围 (所能表示的最大最小数之比) 更好的精度 易用: 在浮点制中,开发人员不必关心动态范围和精度,而对定点 DSP 而言,开发人员要时刻小心各种阶段的信号范围,以确保在有限的动态范围和运算精度下达到自己要求的数值性能。 更贵:浮点 DSP 为了完成浮点运算,需要增加复杂的电路,这也就意味着一个大的冲模(die)。 应用比较 对于嵌入系统,选择定点 DSP。因为嵌入系统对于价格是首位的。开发人员通过分析和方针,决定他们所需的动态范围和运算精度,以及是否需要增加比例因子。 大动态范围、高精度、开发容易,选择浮点DSP。对于不关心价格,而对动态范围和精度有特殊要求的用户,以及为了开发容易,可以选择浮点 DSP。;定点 DSP 完成浮点运算浮点 在定点 DSP 中完成通常的浮点运算是可能的。 调用浮点运算仿真程序。但这样做需要很多个指令周期,得不偿失。因此,通用的浮点仿真几乎不用了。 块浮点运算(Block floating-point) 定点和浮点运算的折中构成了块浮点运算——一组数中数据具有不同的尾数,但具有唯一的、相同的指数表示这一数据块。 块浮点运算通常由软件完成,但有些DSP中也有硬件辅助完成此功能。;数据宽度(Data Width);数据宽度(Data Width);速度(Speed);速度(Speed);速度(Speed);存贮的组织;存贮的组织;存贮的组织;开发的便宜;开发的便宜;多 DSP 支持;便携应用;价格——应用、封装形式、数量; DSP 选择小结;DSP 芯片的选择 什么是DSP? DSP的应用 DSP的运算 数据宽度 速度(Speed) 存贮的组织 开发的便宜 多DSP支持 便携应用 价格;(一) 数字化设计概述;;设计要素:;(二)模数与数模转换;2 带通采样定理;3 量化与量化误差;4 ADC/DAC 的选择;5、DSP与ADC/DAC的接口;(二)模数与数模转换;(2)对于并型ADC/DAC接口一般使用DSP的I/O口进??数据通信。如DSP与12位ADC AD678的接口设计如下:;(三) 目标系统硬件设计;3、DSP基本系统设计;1)BOOTLOADER 设计;BRS决定的串口引导说明: xx000000:8bit缓冲串口BSP(FSX/CLKX作为输出) xx000100:16bit缓冲串口BSP(FSX/CLKX作为输出) xx010000:8bit缓冲串口BSP(FSX/CLKX作为输入) xx010100:16bit缓冲串口BSP(FSX/CLKX作为输入) xx100000:8bit时分复用串口TDM (FSX/CLKX作为输出) xx100100:16bit时分复用串口TDM (FSX/CLKX作为输出);(三) 目标系统硬件设计;2)外部存储器接口;;3)系统时钟设计与控制;两种时钟控制方式 a、Hardware-programmable PLL(C541、C542、C543、 C545 C546);b、Software-programmable PLL (C541B/C545A/C546A/C548/ C549/C5402/C5410/C5420) 由时钟模式寄存器控制(CLKMD):;软件编程控制时钟举例: (设置 CLKOUT = CLKIN x 3) STM #0h, CLKMD ;switch to DIV mode TstStatu: LDM CLKMD, A AND #01b, A ;poll STATUS bit BC TstStatu, ANEQ STM #0214fh, CLKMD ;Set PLLON/OFF when

文档评论(0)

职教魏老师 + 关注
官方认证
服务提供商

专注于研究生产单招、专升本试卷,可定制

版权声明书
用户编号:8005017062000015
认证主体莲池区远卓互联网技术工作室
IP属地河北
统一社会信用代码/组织机构代码
92130606MA0G1JGM00

1亿VIP精品文档

相关文档