数字电子技术时序逻辑电路(PPT57).pptxVIP

数字电子技术时序逻辑电路(PPT57).pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
;第5章 时序逻辑电路;时序电路逻辑功能上的特点:任意时刻的输出不仅取决于该 时刻的输入,而与信号作用前电路原来的状态有关。时序逻 辑电路的框图如图5-1所示: ;1)时序逻辑电路是由组合逻辑电路和存储电路两部分组 成,其中存储电路必不可少。2)存储电路的输出和输入信 号共同确定时序电路的输出。 驱动方程: 状态方程: 输出方程: 这三个方程能够全面描述一个时序电路的逻辑功能。 ;直观描述时序电路中全部状态转换关系的方法:状态转换 表、状态转换图和时序图。 状态转换表的列写方法:任意设定电路的1组输入变量取值 和1种初态,代入该电路的状态方程和输出方程,得到电路 的次态和输出;以得到的次态作为新的初态,连同此时的输 入变量取值,再代入状态方程和输出方程,得到新的次态和 输出,直至将电路中全部状态转换关系全部列成表格即可。 时序图是在一系列时钟脉冲的作用下,电路的状态和输出随 时间变化的波形图。 按照触发器状态翻转先后可分为:同步时序电路和异步时序 电路。 按照输出信号的特点不同可分为:摩尔型和米里型。;5.1 时序逻辑电路的分析方法 5.1.1 同步时序逻辑电路的分析方法;[例5-1]试分析图5-2所示时序逻辑电路的逻辑功能, 要求①写出驱动方程、状态方程和输出方程;②列 出状态转换表;③画出状态转换图;④画出时序 图;⑤判断电路能否自启动?;解:该电路为1个摩尔型同步时序逻辑电路。 写驱动方程: 写状态方程: 写输出方程: ;列出状态转换表:;画出状态转换图: ;画时序图: 该电路能够自启动。 ;5.1.2 异步时序逻辑电路的分析方法;[例5-2]试分析图示时序逻辑电路的逻辑功能,列出状态转换 表,并画出状态转换图。;解:图5-7所示电路为1个异步摩尔型时序逻辑电路。 写时钟方程: 写驱动方程: 写状态方程: ;列状态转换表: ;画状态转换图:;5.2 若干常用的时序逻辑电路 5.2.1寄存器; 图5-2所示为双2位寄存器74LS75的逻辑图。当 = 1时, 送到数据输入端的??据被存入寄存器,当 =0时,存入 寄存器的数据将保持不变。 如图5-3所示为4位寄存器74LS175的逻辑图。该寄存器具有 异步清零功能,当 =0时,触发器全部清零;当 =1, 出现上升沿时,送到数据输入端的数据被存入寄存器,实现 送数功能。由于此寄存器是由边沿触发器构成,所以其抗干 扰能力很强。;图5-3 4位寄存器74LS175的逻辑图;2. 移位寄存器 移位寄存器不仅具有存储的功能,而且还有移位功能,可以 用于实现串、并行数据转换。如图5-4所示为4位移位寄存器 的逻辑图。 ;假设串行信号输入端,依次输入1011,并设初态为0,画出 电压波形图: ;5.2.2计数器;1.同步计数器 1)同步二进制计数器;写驱动方程: 写状态方程: 写输出方程: ;状态转换表:;图5-4 同步二进制加法计数器的状态转换图;图5-5 同步二进制加法计数器的时序图;图5-8 同步4位二进制加法计数器74LS161的逻辑图;表5-1 同步4位二进制加法计数器74LS161的功能表;2)同步十进制计数器;写驱动方程: 写状态方程: 写输出方程: ;表5-2 同步十进制加法计数器的状态转换表 ;图5-9 同步十进制加法计数器的状态转换图;同步十进制加法计数器74LS160的逻辑图: ;异步计数器 1)异步二进制计数器;该计数器在计数过程中是递增计数的,且实现的是八进制。 ;图5-12 异步3位二进制减法计数器的逻辑图;该计数器在计数过程中是递减计数的,且实现的是八进制。 ;2)异步十进制计数器;该计数器在计数过程中是递增计数的,且实现的是十进制。 ;3.任意进制计数器的实现 进制计数器实现为 进制计数器的方法有两种:复位法 和置位法。 复位法的原理示意图:;[例5-3]试用复位法将同步十进制加法计数器74LS160接成五 进制计数器。 解:;置位法的原理:从电路的任意状态 开始,计数器接受计 数脉冲,接受到第M-1个脉冲时,电路进入 状态, 用电路的 状态发出一个置位信号,将电路预置成状态即可,置位法的接法并不唯一。 [例5-4]试用置位法将同步十进制加法计数器74LS160接成五 进制计数器。 解:;3.移位寄存器型计数器;写驱动方程: 写状态方程: 该电路不能自启动。;图5-17环形计数器的状态转换图;5.2.3 顺序脉冲发生器;图5-18由环形计数器构成的顺

文档评论(0)

职教魏老师 + 关注
官方认证
服务提供商

专注于研究生产单招、专升本试卷,可定制

版权声明书
用户编号:8005017062000015
认证主体莲池区远卓互联网技术工作室
IP属地河北
统一社会信用代码/组织机构代码
92130606MA0G1JGM00

1亿VIP精品文档

相关文档