基于FPGA的DDS信号发生器设计 电子信息工程专业.docVIP

基于FPGA的DDS信号发生器设计 电子信息工程专业.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE 20 PAGE 1 目 录 TOC \o 1-3 \h \z \u 1 绪论 2 2 直接数字频率合成技术的工作原理 3 2.1直接数字频率合成器的基本构成 3 2.2 直接数字频率合成器工作原理 3 3 主要软件流程 5 4 主要功能模块设计 9 4.1系统框图设计 9 4.2主要模块设计 9 5 系统测试与结论 16 5.1系统调试 16 5.2仿真测试 19 5.3资源消耗分析 26 6 结论 28 参考文献: 29 Abstract 30 致 谢 31 附录A 程序清单 32 共40页 共10598字 基于FPGA的DDS信号发生器设计 摘要:随着科技发展的迅速,频率合成技术也在飞速进步,直接数字频率合成器(DDS)就是其中一员,它具有多种有点:不同频率转变迅速、频率高、稳定性强、噪声肖、输出多,被使用在很多地方,使用前景非常好 [1]。传统传统的用分立元件或通用数字电路元件设计电子线路的方法设计周期长,花费大,可移植性差。相较于以前的频率合成技术,DDS拥有很多优点。作者主要的分析方向就是运用硬件语言然后在FPGA 里,对 DDS 系统完成设计与实现,用fpga实现DDS具有高性能,高集成度,并且可以克服传统DDS设计中的不足,从而设计出性能优良的DDS系统 关键词:直接数字频率合成器;FPGA;Verilog 分类号: TN91 文献标识码: B 1 绪论 随着我国经济、科技等各方面快速进步,无线通信领域的诸多技术也在不停进步,以前使用的信号频率早就已经无法满足现代社会发展进步的需求。伴随着通信有关技术的不断进步,通信传输的速度在变快,传输的范围也在变大,使得信号的频率也在逐渐增大。以前的信号传输频率过低,难以满足现代社会发展进步对于更高品质、更高精度频率的需求[3]。基于此背景我们不难发现,为了迎合社会发展的需求,我们必须研究发展更适应于现代社会的频率技术。美国是第一个提出了直接数字频率合成技术的国家,虽然提出的时间较早,但是真正引起人们正视该技术是在多年以后,科技的发展让人们发现了该技术的必要性[4]。研究一个新的频率合成技术是亟需的,因为它的优点有很多,比如:不同频率之间的转变能够非常快速,带宽相较于以前增大了许多,相位是不间断的,能够很简单地实现控制,很简单的改变目标波形,幅值相位等可以任意调节。诸多优点让直接数字频率合成技术拥有了直观的优势,为其广泛运用打下了坚定的基础。 从当下的情况来看,我国对DDS有关技术的研究部门较少,主要是因为专门做这一方向研究的工作人员较少,经验严重缺乏,其次我国那些与航天技术有关的行业、高新科技行业、通信行业都是需要用到信号源,可见运用领域是较为广泛的,因此对其详细的研究分析,提出一个全新的FPGA数字频率技术是符合实际情况实际需求的,可以解决现在的一个困难。 从另外一个角度来看待这个问题,假设我们使用了这项技术,我们将会拥有其他的好处,例如,假如使用了FPGA来研究制作有关的技术,能够比使用了其他技术会拥有更高的精确度,这为FPGA高速运转的时钟奠定了技术基础[5]。基于此,运用FPGA这个技术来进行本文的有关研究设计,这让本文的设计过程具有一定的简易性,显而易见会比使用其他的技术方便快捷很多。除了这些优势,运用该技术能够在录入波形数据的时候直接使用内部放置的IP核心硬件,直接来使用ROM工具,这种方法显而易见能够不需要额外的存储器,整个开发设计的过程也十分便捷。 基于FPGA的DDS信号发生器设计 2 直接数字频率合成技术的工作原理 2.1直接数字频率合成器的基本构成 直接数字频率合成器 (Direct Digital Synthesis,简称DDS ),这是一种依托于抽样定理里面的时域采样定理来进行研究设计的技术,该技术的主要工作是根据相位有关的数据来查找地址,然后最后把幅值进行输出。如图2.1所展示的就是该合成器的最基本的工作原理框图,可见被分为了四个部分:(1)相位累加器;(2)ROM波形存储;(3)交直流转换器;(4)滤波器,这其中最重要的就是控制频率的参考时钟的精确程度要求。 图2.1 DDS基本构成框图 根据上图展示的原理框架图我们可以对本文设计的DDS工作过程进行详细讲解:首先我们选择一个精准的参考时钟作为时钟源,每个参考时钟都会被记录,然后累加器就会依次增加,把得到的结果转到相位寄存器里面,然后N位的数据经过一系列的转换到达只读存储器进行地址比较的入口,然后在存储器里面寻找对应的地址,输出的信号经过一系列的模数变换为我们想要的结果,经过滤波器之后[9],就能够得到我们想要的波形。 2.2 直接数字频率合成器工作原理 对D

您可能关注的文档

文档评论(0)

专业写作找文采 + 关注
实名认证
服务提供商

修改润色代笔文章撰写。

1亿VIP精品文档

相关文档