毕设任务指导书示例.docVIP

  • 15
  • 0
  • 约3.7千字
  • 约 3页
  • 2021-08-05 发布于湖北
  • 举报
PAGE PAGE 3 毕业设计(论文)任务及指导书 题 目 基于FPGA的RS译码器的设计与实现 题 目 来 源 □实际工程项目 □科研课题 √教学模拟题目 □其它 题 目 类 型 √工程设计型 □科学研究型 □调研综述型 □其它类型 毕业设计(论文)任务(包括对工程图纸的具体要求)及设计参数 1.理解RS译码原理,学会对FPGA的使用方法,学会。 2.在QuartusII中编写实现RS译码的描述语言程序,并完成程序的测试、仿真和验证过程。 3.完成:把编写好的程序下载到FPGA上,观察现象。 4.完成2万字左右的毕业设计论文。 二、专题部分要求 掌握软件QuartusII的使用方法,学会VHDL或Verilog语言。学会FPGA使用方法。 三、本题目的重点和难点以及与同组其它学生所做题目的关系 本题目的重点和难点是硬件描述语言和相关软件工具的学习,以及程序的编写、测试、仿真和验证。 本组另一位同学做RS编码器设计。 四、可行方案的筛选方法提要 1.全部采用现有的电路元件完成硬件设计。 2.利用软件设计(FPGA)简化硬件设计的电路结构。 通过比较可以发现,加入软件设计后,不但简化了电路结构,而且减少了大量元件间干扰的发生。 五、指导方式和工作进度要求 每周一次检查上周工作完成情况,布置下周工作任务。 第一个月:设计原理、硬件编程语言和软件工具使用的学习。 第二个月:利用软件工具编写程序。 第三个月:程序的测试、仿真和验证。 第四个月:把编写好的程序下载到FPGA上并观察实验现象。 六、与本设计题目相关的理论知识(包括新知识)提要 RS译码的软判决实现以及IP核设计 七、建议参考资料及使用方法 1.樊昌信著,《通信原理》,国防工业出版社。 2.Michael D.Ciletti著,《verilog HDL高级数字设计》,电子工业出版社。 3. 许晶晶,柯熙政.RS纠错码技术的一种应用[J].宇航计测技术,2o05,30(2):259—262. 4. 王钿、卓兴旺著,《基于verilog HDL的数字系统应用设计》,国防工业出版社。 5.李高志,陈健. 高速Reed-Solomon解码器及其FPGA实现[J].通信技术,2003(05):12-14. 6.王新梅,肖国镇.纠错编码——原理与方法[M]. 西安:西安电子科技大学出版社,1996. 7. 王景煜,景晓军 . 基于 BM 算法的 RS(18,10) 译码的软件实现和性能分析 [J]. 通信技术,2010,43(04):70-72. 8. Altera Corporation著,《QuartusII实用指南》 八、答辩之前学生应作的准备工作提要 1.完成毕业设计论文;2.做好PPT演示文件; 3.列写答辩提纲;4.填写毕业设计手册相关内容。 注:本表内容可根据题目特点和要求选取,表格可续页 指导教师签字: 任务下达时间 年 月 日 学生签字: 毕业设计(论文)任务及指导书 题 目 基于FPGA的OFDM调制器的设计与实现 题 目 来 源 □实际工程项目 □科研课题 ■教学模拟题目 □其它 题 目 类 型 ■工程设计型 □科学研究型 □调研综述型 □其它类型 一、毕业设计(论文)任务(包括对工程图纸的具体要求)及设计参数 1.理解OFDM调制电路的工作原理,理解用软件无线电的方法实现数字调制的原理。 2.在ISE中编写实现OFDM调制的硬件描述语言程序,使用Modelsim完成程序的测试、仿真和验证过程。 3.完成2万字左右的毕业设计论文。 二、专题部分要求 掌握软件无线电的思想,掌握用ISE软件使用硬件描述语言Verilog HDL开发现场可编程门阵列(FPGA)的方法,掌握用Modelsim SE软件进行仿真测试。 三、本题目的重点和难点以及与同组其它学生所做题目的关系 本题目的重点和难点是OFDM原理的硬件语言实现和相关软件工具的学习,以及程序的编写、测试、仿真和验证。 本组另一位同学做《基于FPGA的OFDM解调器的设计与实现》。 四、可行方案的筛选方法提要 1.全部采用现有的电路元件完成硬件设计。 2.利用软件设计(FPGA)简化硬件设计的电路结构。 通过比较可以发现,加入软件设计后,不但简化了电路结构,而且减少了大量元件间干扰的发生。 五、指导方式和工作进度要求 每周一次检查上周工作完成情况,布置下周工作任务。 第一个月:设计原理、硬件编程语言和软件工具使用的学习。 第二个月:利用软件工具编写程序。 第三个月:程序的测试、仿真和验证,以及其它单元电路元件的选择。 第四个月:相关原理梳理好、资料

文档评论(0)

1亿VIP精品文档

相关文档