11集成逻辑门电路的逻辑功能测试.docVIP

  • 200
  • 0
  • 约2.56千字
  • 约 6页
  • 2021-08-30 发布于湖北
  • 举报
PAGE PAGE 5 教 学 内 容 注意点 配时 课题 集成逻辑门电路的逻辑功能测试 一、实训目的 1、熟悉TTL逻辑门电路的外形和管脚引线排列; 2、掌握与非门逻辑功能测试; 3、掌握组合逻辑电路的分析方法路; 4、学会用逻辑门电路构成组合逻辑电路。 二、实训设备 序号 名 称 数量 1 +5V直流电源 1 2 逻辑电平开关 1组 3 逻辑电平显示器 1组 4 集成电路74LS00与非门芯片 1 5 函数信号发生器 1 6 双踪示波器YB4328 1 7 万用表MF30,MAS830L型 1 8 74LS系列其它芯片 若干 9 直流数字电压表 1 三、实训原理 数字电路分为组合逻辑电路和时序逻辑电路两类。在组合逻辑电路中,门电路是最基本的逻辑元件。基本逻辑门电路有“与”、“或”和“非”,在此基础上经常应用的门电路还包括“与非”和“或非”两种。其基本逻辑关系如下: 1、逻辑“与”关系 图形符号如图8-1所示。 逻辑关系式:Y=A?B 真值表(逻辑状态表)如表8-1所示。 与、或、非 5 5 10 教 学 内 容 注意点 配时 2、逻辑“或”关系 图形符号如图8-2所示。 逻辑关系式:Y=A+B 真值表(逻辑状态表)如表8-2所示。 3、逻辑“非”关系 图形符号如图8-3所示。 逻辑关系式:Y= 真值表(逻辑状态表)如表8-3所示。 4、“与非”关系 图形符号如图8-4所示。 逻辑关系式:Y= 真值表(逻辑状态表)如表8-4所示。 5、“或非”关系 图形符号如图8-5所示。 逻辑关系式:Y= 真值表(逻辑状态表)如表8-5所示。 6、集成电路芯片介绍 本实验所用到的集成电路芯片是双列直插式的,型号为74LS00,其引脚排列规则如图8-6所示。识别方法是:正对着集成电路型号(如74LS00)或看标记(左边的缺口或小圆点标记),从左下脚开始,按逆时针方向以1、2、3 …依次排列到最后一脚(在左上脚)。在标准型TTL集成电路中,电源端VCC一般排在左上端。接地端GND一般排在右下端。 注意:TTL电路对电源电压要求较高,电源电压VCC只允许在+5±10%的范围内工作,超过5.5V将损坏器件,低于4.5V器件的逻辑功能将不正常。 注意逻辑图的画法 集成芯片 5 5 10 教 学 内 容 注意点 配时 如74LS00为14脚芯片,14脚为VCC,7脚为GND。 在门电路芯片中,输入端一般用A、B、C、D …表示,输出端用Y表示。如一块集成电路芯片有几个门电路组成时,在其输入、输出端的功能标号前(或后)标上相应的序号。 如74LS00为四个2输入与非门电路,1A、1B为第一个与非门的输入端;1Y为该门的输出端。2A、2B为第二个与非门的输入端;2Y为该门的输出端,依此类推。 如集成电路芯片引脚上的功能标号为NC,则表示该脚为空脚,与内部电路不连接。 7、测试组合逻辑集成电路的逻辑功能 组合逻辑电路是指电路的输出状态在任一时刻都仅与该时刻的输入状态有关,而与输入状态作用前的电路状态无关。该类芯片的测试主要是验证输入与输出的关系是否与真值表相符合。 测试门电路逻辑功能的两种方法: (1)静态测试法 给门电路输入端加固定的高(H)、低(L)电平。用示波器、万用表或发光二极管(LED)测出门电路的输出响应。 (2)动态测试法 给门电路输入端加一串脉冲信号。用示波器观察输入波形与输出波形的同步关系。 四、实验内容 1、与非门逻辑功能测试 接线如图8-7所示。 注意:集成门电路74LS00中VCC端必须接电源(+5V),GND端必须接地。 功能标号为NC,则表示该脚为空脚,与内部电路不连接 20 教 学 内 容 注意点 配时 (1)根据表8-6的要求在与非门的输入端A、B上分别加上相应的逻辑电平,观察与非门输出端Y的状态(发光二极管的亮或暗),并把结果填入表中。由此验证与非门的逻辑功能,总结出输入端A、B与输出端Y之间的逻辑关系。 逻辑关系式Y= 。 (2)用万用表测量上述与非门输出端分别为高电平和低电平时的电压值。 VOH= ; VOL= 。 表8-6 输入 输出 A B Y 0 0 1 1 0 1 0 1 (3)将其中任意输入端悬空(如A端),另一个输入端输入单次脉冲信号(D71-2输出),用示波器观察输出端Y的变化;再将该悬空的输入端接地(A端),重复以上实验。 (4)本实验还提供几种型号的集成块,有兴趣的同学可以练习测试。 集成块型号:74LS02型2输入四或非门,74LS04型六反相器,74LS08型2输入四与门,74LS32型2输入四或门,74LS86四异或门。 2、测试给定逻辑电

文档评论(0)

1亿VIP精品文档

相关文档