4数字集成电路设计第四讲PLD与Verilog.pptxVIP

4数字集成电路设计第四讲PLD与Verilog.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4数字集成电路设计第四讲PLD与Verilog.pptx

数字集成电路设计今天的话题数字集成电路设计流程FPGAVerilog HDLDesign Abstraction LevelsSYSTEMMODULE+GATECIRCUITDEVICEGDSn+n+课前摸底问题Verilog中什么是RTL? RTL寄存器传输级(register-transfer level, RTL)是一种对同步数字电路的抽象模型,这种模型是根据数字信号在硬件寄存器、存储器、组合逻辑装置和总线等逻辑单元之间的流动,以及其逻辑代数运作方式来确定的。如果使用硬件描述语言来设计数字集成电路,设计人员通常并不在晶体管级进行设计,而是在更高的抽象级别(层次)进行工程设计。在硬件描述语言中,设计人员只需要声明寄存器(就像在计算机编程语言中声明变量一样),然后使用类似计算机编程中的条件(if...then...else)、选择(case)等运算符来描述组合逻辑的功能。我们把上述这样级别的设计成为寄存器传输级的设计。这个术语主要是指我们的关注点为信号在寄存器之间的流动。课前摸底问题什么是“逻辑综合” (Logic Synthesize)? 逻辑综合(英语:logic synthesis)是所设计数字电路的高抽象级描述,经过布尔函数化简、优化后,转换到的逻辑门级别的电路连线网表的过程。集成电路设计流程与软件:Synopsys为例VCS( verilog compiled simulator )VCS是编译型Verilog模拟器。功能仿真与检测。JupiterXTMilkyway EnvironmentRTL CodingDesign Vision“综合工具”SynthesizesHerculesDRCLSCVCSFunctional simulation可测性设计(DFT, Design For Test)Formality形式验证,形式验证是一种集成电路设计的验证方法,通过使用形式证明的方式来验证一个设计的功能是否正确:等价性检查(Equivalence Checking)、形式模型检查(Formal Model Checking,也被称作特性检查)和定理证明(Theory Prover)Design CompilerDesign VisionLogic synthesisDFT synthesisTetraMax : Automatic Test Pattern Generation(ATPG)自动测试向量生成是在半导体电器测试中使用的测试图形向量由程序自动生成的过程DFT CompilerNETLISTPrimeTime Design Compiler: STA工具 静态时序分析(英语:Static Timing Analysis, STA),或称静态时序验证,是电子工程中,对数字电路的时序进行计算、预计的工作流程,该流程不需要通过输入激励的方式进行仿真FormalityATPGPre-layout simulationSTAFormal verification?IC Compiler: layout 版图设计工具PrimetimePlace Route Star-RCXT:版图后仿真?IC CompilerPrimeTime:signoff 工具VCSPost SimulationSign-offASIC特点和分类按设计方法 全定制,各层掩模按特定电路功能专门制造半定制,有约束性的设计门阵列:预先制好的硅阵列,包含基本逻辑门和触发器,片上留有布线区标准单元:将预先配置好的经过测试有一定功能的逻辑块作为标准单元,存放在数据库,供设计时调用,在版图级完成与电路一一对应的最终设计PLDASIC设计方法ASIC的设计方法 IP核概念IP核复用技术 IP核的基本概念 IP,原意知识产权,著作权。 在IC设计领域,可理解为用于ASIC或FPGA/CPLD中的预先设计好的电路功能模块。 与IC工艺无关,可以移植到不同的半导体工艺中IC设计复用:复用以前的IP,利用已有的或第三方IP作为宏单元进行系统集成,形成完整的系统。 IP核种类IP核种类----硬核,固核,软核硬核以版图形式描述基于一定设计工艺,设计者不能修改,系统设计布局布线难,灵活性较差有效保护知识产权固核由RTL描述和可综合的网表组成可在系统级重新布局布线,按规定增减部分功能实现技术不能更改,不同厂家固核不能互换,灵活性较差软核完全用HDL语言描述与实现技术无关,可按需要进行修改可在系统设计中重新布局布线灵活性较大时序不确定,增加系统设计后测试的难度IP核内容IP核内容功能描述文件 说明IP功能时序要求设计实现文件 具体设计设计验证文件 仿真验证用综合描述文件 指导软核综合SOC设计 SOC设计 System on Chip,系统级芯片,片上系统

文档评论(0)

职教魏老师 + 关注
官方认证
服务提供商

专注于研究生产单招、专升本试卷,可定制

版权声明书
用户编号:8005017062000015
认证主体莲池区远卓互联网技术工作室
IP属地北京
统一社会信用代码/组织机构代码
92130606MA0G1JGM00

1亿VIP精品文档

相关文档