清华大学《数字电子技术基本教程》教学课件.pptxVIP

  • 78
  • 0
  • 约1.71千字
  • 约 45页
  • 2021-09-15 发布于北京
  • 举报

清华大学《数字电子技术基本教程》教学课件.pptx

《数字电子技术基本教程》教学课件 清华大学 王红 陈莉平 阎石 ;时序逻辑电路;6.1 时序逻辑电路的特点和逻辑功能的描述;二、时序电路的一般结构形式与功能描述方法;可以用三个方程组来描述:;三、时序电路的分类;6.2 时序电路的分析方法;例:;状态转换表 ;二、状态转换图;四、时序图;6.3 常用的时序逻辑电路; 74LS175;6.3.2 移位寄存器(代码在寄存器中左/右移动);器件实例:74LS 194A,左/右移,并行输入,保持,异步置零等功能;;6.3.3 计数器;1. 异步计数器;异步二进制减法计数器 在末位-1时,从低位到高位 逐位借位方式工作。 原则:每1位从“0”变“1”时, 向高位发出进位,使高位翻转。;2. 同步计数器 (1)同步二进制计数器 ①同步二进制加法计数器 原理:根据二进制加法运算规则可知:在多位二进制数末位加1,若第i位以下皆为1时,则第i位应翻转。 由此得出规律,若用T触发器构成计数器,则第i位触发器输入端Ti的逻辑式应为:;器件实例:SN74163 同步置0;②同步二进制减法计数器 原理:根据二进制减法运算 规则可知:在多位二进制数 减1时,若第i位以下皆为0 时,则第i位应当翻转,否则 应保持不变。 由此得出规律,若用T触发 器构成计数器,则每一位触 发器的驱动方程为 T0始终等于1;(2) 同步十进制计数器 ①加法计数器 基本原理:在同步十六进制计数器基础上修改,当计到1001时,则下一个CLK电路状态回到0000。;能自启动;器件实例:74SN160 异步置0;(3)任意进制计数器的构成方法 用已有的N进制芯片,组成M进制计数器,是常用的方法。;N M 原理:计数循环过程中设法跳过N-M个状态。 具体方法:置零法 置数法 ;同步置零和异步置零法 例:将同步十六进制计数器74163→十二进制计数器 同步置0法,如双线所示,实现如下图所示 ; 置数法 例:将同步十进制计数器74160接成七进制计数器 同步预置数(如实线箭头所示),进位输出信号C由S9状态译出,所以反向后作为 所需的低电平。; N M ①M=N1×N2 先用前面的方法分别接成N1和N2两个计数器?? N1和N2间的连接有两种方式: a.并行进位方式:用同一个CLK,低位片的进位输出作为高位片的计数控制信号(如74160的EP和ET) b.串行进位方式:低位片的进位输出作为高位片的CLK,两片始终同时处于计数状态;例:用74160接成一百进制 ;例:用两片74160接成一百进制计数器;②M不可分解 采用整体置零和整体置数法: 先用两片接成 M’ M 的计数器 然后再采用置零或置数的方法;例:用74160接成二十九进制 ;例:用74160接成二十九进制;6.4 同步时序逻辑电路的设计方法;三、状态编码 1. 确定触发器数目。 2. 给每个状态规定一个n位二制代码。 (通常编码的取法、排列顺序都依照一定的规律) 四、从状态转换图或状态转换表求出电路的状态方程,驱动方程和输出方程。 五、根据得到的驱动方程和输出方程画出逻辑图。 六、检查所设计的电路能否自启动。;例:设计一个串行数据检测电路。正常情况下串行的数据不应连续出现3个或3个以上的1。当检测到连续3个或3个以上的1时,要求给出“错误”信号。;三、规定电路状态的编码 取n=2,取 的00、01、10为 则,;四、选用JK触发器,求方程组 五、画逻辑图 ;六、检查电路能否自启动 ;6.4.2 时序逻辑电路中的竞争—冒险现象 分为两类: * 由组合逻辑电路的竞争—冒险所引起。产生的输出脉冲噪声不仅影响整个电路的输出,还可能使存储电路产生误动作。 * 如果存储电路中触发器的输入信号和时钟信号在状态变化时配合不当,也可能导致触发器误动作。

文档评论(0)

1亿VIP精品文档

相关文档