EDA电子综合设计.pdfVIP

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
苏州科技学院 EDA电子综合设计 院 系: 电子与信息工程 专 业: 电子信息工程 班 级: 学 号: 姓 名: 第一部分:设计说明 1、设计任务 设计一款数字电子时钟,具体要求如下: 1:输入条件: 50MHz时钟, 2 个输入按键; 2 :功能实现:具有显示时、分、秒功能;采用 LED数码管显示;具有闹钟 与对时功能,对时精确到分,闹钟设置与对时采用按键作为输入信号。 3:采用 altera 公司的 quartusII 软件进行编程与仿真, 设计语言可以选择 VerilogHDL 或 VHDL。 2、目的与意义 训练综合运用学过的数字电子技术、 数字系统设计技术 (HDL硬件设计 ) 和计 算机编程及电路相关基本知识,培养独立设计比较复杂数字系统设计能力。 通过综合设计, 力争掌握使用 EDA工具设计数字系统电路的基本方法, 包括 原理方案的确定、 详细设计中的编程与仿真等一系列过程, 为以后进行工程实践 问题的研究打下设计基础。 时钟,自从它发明的那天起,就成为人类的朋友,但随着社会的进步,科技 的的发展,人们对它的功能又提出了新的要求,怎样让时钟更好的为人民服务, 怎样让我们的老朋 友焕发青春呢?这就要求人们不断设计出新型时钟。 现代社会, 守时已不仅关系到一个人的职业生涯, 还成了衡量一个人道德的 标准。时钟为人们提供了科学利用时间规律的依据, 然而,普通的机械钟表与半 机械钟表对于忙碌的生活显然早已不太适应,设计一款高精度数字时钟势在必 行。本课题将通过对目前市场上的数字电子钟的研究, 利用 EDA技术设计一款高 精度数字式电子钟,使人们可以得到精确时间显示 , 帮助人们合理安排时间,方 便人们的生活。 第二部分 原理方案设计 1、多功能数字钟的设计 设计一个多功能数字时钟,具有时分、秒计数显示、闹钟功能。能够利用按 键实现对闹钟时间的设定并在当前显示时间到时后能够进行闹钟提示。 能够利用 按键实现“较时”、“较分”功能,随时对数码管的显示进行校正和校对。数字 中系统主要由系统时钟,三个功能按键( mode,turn ,change),FPGA,数码管 和蜂鸣器部分组成。 2、设计原理框图 数码管 显示模块 分 蜂 计时模块 闹钟模块 频 鸣 器 Clk 模 块 控制模块 图 2.2 第三部分 详细设计过程 3.1、关于模式

文档评论(0)

130****5554 + 关注
官方认证
文档贡献者

文档下载后有问题随时联系!~售后无忧

认证主体文安县滟装童装店
IP属地河北
统一社会信用代码/组织机构代码
92131026MA0G7C0L40

1亿VIP精品文档

相关文档