- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于 FPGA 的 VGA显示控制
摘 要
VGA(Video Graphics Array )即视频图形阵列,是 IBM 公司 1987 年推出的一
种传输标准,具有分辨率高、显示速率快、颜色丰富等优点,在彩色显示器领域得
到了广泛应用。
本次课程设计是基于 FPGA和主芯片为 EP4CE30F23C8N的 ALTER公司的开发板
Cyclone IV 来实现的。数字图像信息在 VGA接口显示器正确、完整地显示 , 涉及到
时序的构建和数字图像信息的模拟化两方面 , 提出一种能够广泛应用的 VGA显示接
口方案, 详细阐述了数字图像数据 DA转化并输出到 VGA接口显示器显示的方法 , 其中
包括接口的硬件设计、视频 DA转换器的使用方法、通过 FPGA构造 VGA时序信号的
方法等等。方案可以应用于各种仪器 , 数字视频系统、高分辨率的彩色图片图像处理、
视频信号再现等。
课设主要用到的芯片是 ADV7123,它是一款高速、高精度数模转换芯片。拥有
三路十位 D/A 转换器,能够将代表颜色的数据锁存到数据寄存器中,然后通过 D/A
转换器转换成模拟信号输出,得到我们要的色彩。
1
VGA显示的硬件设计和原理
1.1 FPGA主芯片
课程设计所用开发板的主芯片是 EP4CE30F23C8N—— Cyclone IV ,其由 Altera 公司
开发,值得注意的是该开发板所支持的 QUARTUSII 的版本较高,并且 11.0 的版本较 12.0
的版本编译好的程序更好下载。
图-1
1.2 ADV7123
实现 VGA的控制显示主要用到的芯片就是 ADV7123,ADV7123由完全独立的三个
I0 位高速 D/A 转换器组成 ,RGB(红绿蓝)视频数据分别从 R9~R0、G9~G0、B9~B0输入,
在时钟 CLOCK的上升沿锁存到数据寄存器中, 然后经告诉 D/A 转换器转换成模拟信号。
三个独立的视频 D/A 转换器都是电流型输出,可以接成差分输出,也可以接成单端输
出。DE2-115上按单端输出,在模拟输出端用 75 欧姆电阻接地,以满足工业标准。低
电平有效的 BLANK信号为复合消隐信号,当 BLANK为低电平时,模拟视频输出消隐电
平,此时从 R9~R0,G9~G0,B9~B0输入的所有数据被忽略。 BLANK和 SYNC都是在 CLOCK
的上升沿被锁存的。
图-2 是 ADV7123的功能原理图:
2
图-2
图-3 是它的引脚图:
图-3
引脚功能描述:
G0-G9,B0-B9,R0-R9:像素数据输入端口,上升沿来临锁存数据;
BLANK:复合空白信号控制输入;
CLOCK:65MHz时钟输入端口;
IOB,IOG,IOR:像素实时输出端口;
SYNC:复合同步控制输入。
3
图-4 是 ADV7123 的时序图:
原创力文档


文档评论(0)