数字电子钟课程设计.pdf

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数 字 钟 设 计 1、设计方案 1、任务要求 时钟的“时”要求用两位显示 ; 上、下午用发光管作为标志; 时钟的“分”、“秒”要求各用两位显示; 整个系统要有校时部分(可以手动,也可以自动),校时时不能产生进位; 系统要有闹钟部分,声音要响 5 秒(可以是一声一声的响,也可以连续响)。 2、设计原理 由石英晶体多谐振荡器和分频器产生 1HZ 标准秒脉冲。 “秒电路”、“分电路”均为 00— 59 的六十进制计数、译码、显示电路; “时电路”为 00— 23 的二十四进制计数、译码、显示电路; 2、设计原理及其框图 1.数字显示电子钟的构成 该数字显示电子钟是一个将“ 时”,“分”,“秒”显示于数码管的计时装置。它 的计时周期为 24 小时。另外应有校时功能和闹钟功能。因此,一个基本的数字 钟电路主要由译码显示器、“时”,“分”,“秒”,“闹钟”、校时电路、报 时电路和振荡器组成。数字钟实际上是一个对标准频率( 1HZ)进行计数的计数 电路。由于计数的起始时间不可能与标准时间一致,故需要在电路上加一个校时 电路,同时标准的 1HZ时间信号必须做到准确稳定。使用石英晶体振荡器电路构 成数字钟。 图 3-1 所示为数字钟的一般构成框图 ⑴晶体振荡器电路 晶体振荡器电路给数字钟提供一个频率稳定准确的 32768Hz 的方波信号, 可保证数 字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶 体振荡器电路。 ⑵分频器电路 分频器电路将 32768Hz 的高频方波信号经 32768 ( )次分频后得到 1Hz 的方波信 号供秒计数器进行计数。分频器实际上也就是计数器。 ⑶时间计数器电路 时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位 计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为 60 进制计 数器,而根据设计要求,时个位和时十位计数器为 12 进制计数器。 ⑷译码驱动电路 译码驱动电路将计数器输出的 8421BCD码转换为数码管需要的逻辑状态,并且为保 证数码管正常工作提供足够的工作电流。 ⑸数码管 数码管通常有发光二极管( LED)数码管和液晶( LCD)数码管,本设计提供的为 LED 数码管。 2 .数字钟的工作原理 1)晶体振荡器电路 晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。 图 3-2 所示电路通过CMOS非门构成的输出为方波的数字式晶体振荡电路, 这个电路中,CMOS非门U1与晶体、电容和电阻构成晶体振荡器电路,U2实 现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈 电 阻R1为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增 益的反相放大器。电容C1、C2与晶体构成一个谐振型网络,完成对振荡频率的 控制功能,同时提供了一个180度相移,从而和非门构成一个正反馈网络,实现 了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率 的稳定和准确。 晶体 XTAL的频率选为 32768HZ。该元件专为数字钟电路而设计,其频率较低, 有利于减少分频器级数。 从有关手册中,可查得 C1、C2均为 30pF。当要求频率准确度和稳定度更高时,还可 接入校正电容并采取温度补偿措施。 由于 CMOS电路的输入阻抗极高,因此反馈电阻 R1可选为 10MΩ。较高的 反馈电阻有利于提高振荡频率的稳定

您可能关注的文档

文档评论(0)

二哥 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档