电子科技大学数字电路期末考试样题.pdfVIP

  • 70
  • 0
  • 约5.65千字
  • 约 5页
  • 2021-10-17 发布于湖南
  • 举报

电子科技大学数字电路期末考试样题.pdf

一、填空题 1.五个变量构成的所有最小项之和等于 ( ) 。 2 .已知某数的二进制原码表示为 ( 110110) 2 , 则其对应的 8-bit 补码表示为 ( ) 2 。 3 .已知 F A , B ,C (0,3) ,则 F A ,B ,C ( )。 4 .要使 D触发器按 Q* Q工作,则 D触发器的输入 D= ( )。 5 .用移位寄存器产生 1101010 序列,至少需要( )位的移位寄存器。 二、单项选择题: 1. 若要将一异或门当作反相器(非门)使用,则输入端 A、 B 端的连接方式是 ( )。 A. A 或 B 中有一个接“ 0” B. A 或 B 中有一个接“ 1” C. A 和 B 并联使用 D. 不能实现 2 .组合电路的竞争冒险是由于( )引起的。 A. 电路不是最简 B. 电路有多个输出 C. 电路中使用不同的门电路 D. 电路中存在延时 3 .某一逻辑函数真值表确定后,下面描述该函数逻辑功能的表达式中,具有唯一 性的是( )。 A.该逻辑函数的最简与或式 B .该逻辑函数的积之和标准型 C.该逻辑函数的最简或与式 D .该逻辑函数的和之积式 4 .若最简状态转换表中,状态数为 n,则所需状态变量数 K 为 ( )的整数. A . K log 2 n B . K log 2 n C . K log 2 n D. K log 2 n 11 00 00 01 5 .某计数器的状态转换图如图 1 所示,其该计数器的模为 ( )。 11 10 01 A. 八 B. 五 C. 四 D. 三 10 三、 组合电路分析: 图 1.求逻辑函数 F X Z X Y X Y Z 的最简积之和表达式。 2 .已知逻辑函数 F X ,Y ,Z (1,5,7) , 请写出该函数的标准和(最小项之和)表达 式: 3 .找出逻辑表达式 F W Y W X 对应的电路的所有静态冒险。 四、组合电路设计: 1、试用一片三输入八输出译码器 74X138 和适当的与非门实现 函数: 画出电路连接图。译码器如右图所示。 2 、一个多路复用器,具有 4 个 2 位输入总线 P、Q、 R、T,3 个选择输入端 S2~S0 根据表 1 选定 4 个输入总线中的一个来驱动 2 位输出总线 Y。如图 2 所示,可以使 用一片 74x153 (四选一多路复用器)和一个码转换器实现该功能,试写出图 2 中 “码转换器”对应的真值表和逻辑表达式。 表 1 S S S 选择的输 C1 (S2 S1) , C0 (码S1 S0) 2 1 0 入 五、 时钟同步状态机设计: 0 0 0 P

文档评论(0)

1亿VIP精品文档

相关文档