- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章 EDA工具软件与设计入门 ;3.1 EDA设计流程;原理图/VHDL文本编辑; 设计输入——将要设计的电路以开发软件要求的某种形式表达出来,并输入计算机,;1. 原理图输入法 ;原理图输入法的缺点:;2. HDL文本输入法;3.1.2 设计实现;将设计者在EDA平台上编辑输入的HDL文本、原理图或状态图形描述,依据给定的硬件结构组件和约束控制条件进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描述网表文件。由此可见,综合器工作前,必须给定最后实现的硬件结构参数,它的功能就是将软件描述与给定的硬件结构用某种网表文件的方式对应起来,成为相应互的映射关系。;C、ASM...
程序;2.适配;3.1.3 设计仿真;3.1.4 编程或配置 ;硬件测试;3.2 CPLD和FPGA的编程与配置方法 ;3.2.1 CPLD的ISP方式编程 ;图3-4 多CPLD的ISP连接方式 ;3.2.2使用PC并行口配置FPGA ;3.2.3 用专用配置器件配置FPGA ;图3-6 专用配置器件对FPGA的配置原理图;图3-7 EPC2配置FPGA的电路原理图;3.2.4 使用单片机配置FPGA ;图3-9 用89C52进行配置;3.3 常用EDA工具软件; EDA工具软件;3.3.1 MAX+ plusⅡ概述;2. MAX + plusⅡ的主要特点;3.4 MAX+ plus II的原理图输入设计示例;1. 为本项工程设计建立文件夹;1)打开原理图编辑窗;2)存盘;由此选择输入元件路径;完成全加器原理图;3. 将设计项目设置成工程文件(PROJECT);将当前设计文件设定为工程文件;4. 选择目标器件并编译;开始编译/综合工程文件---全加器;按“START”开始编译!;5. 时序仿真;选择需要观察的信号节点 ;3) 设置仿真参数 ;4) 设定仿真时间;5) 设置输入信号波形 ;6) 波形文件存储 ;7) 运行仿真器 ;8) 观察分析波形 ;9) 延时精确测量 ;10) 元件包装入库 ;;引脚锁定方法;引脚锁定后,进行编译、综合和适配;7. 编程下载;3) 编程下载
文档评论(0)