广陵计科1901-02作业二(简答及四五六章补充)20210417.docxVIP

广陵计科1901-02作业二(简答及四五六章补充)20210417.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一~六章简答题 简述冯·诺依曼计算机的基本特点。 2. 计算机由哪五大部件组成?计算机的主机中流动着哪两类信息流?如何区分? 3. 组合逻辑电路和时序逻辑电路有何区别? 4. 什么是时序逻辑电路?有什么特点?构成时序电路的基本单元是什么?有哪些分类? 5. 简述并行进位解决的问题及基本思想。 6.什么是串行进位?什么是并行进位? 7.比较SRAM和DRAM。 8.什么叫刷新?动态存储器为什么需要刷新? 9. 比较“主存—辅存”、“Cache—主存”层次的不同点 10.什么是RISC?什么是CISC?有什么特点? 11.什么是指令周期?什么是时钟周期?简述指令周期、CPU周期、时钟周期的关系。 12.什么叫指令?什么叫微指令?二者有什么关系? 第四章 存储器补充作业 1. 有一Cache的容量为2K字,每块为16字,问: ⑴ 该Cache可容纳多少块? ⑵ 如果主存的容量是256K字,则有多少块? ⑶ 主存的地址有多少位? Cache的地址有多少位? ⑷ 在直接映射方式下,主存中的第i块映射到Cache中哪一块? 2.有一64K × 16位的存储器,用4K × 1位的DRAM芯片构成(内部结构64× 64)。读写周期为0.5us。问: (1)总共需要多少DRAM芯片? (2)如采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少? (3)如采用集中刷新方式,对全部存储单元刷新一遍,最少需要多少读/写周期?死区率是多少? 3. 设某微机主存容量1MB,每块512B,Cache容量8KB,问: (1)该Cache共有多少块?主存共有多少块? (2)求主存地址和Cache地址的格式。 (3)主存地址为42000H的单元在直接映射方式下,映射到Cache中哪一块? (4)若采用两路组相连映像时,当前Cache映像如图所示。判别,CPU发出F628EH和91E61H主存地址时是否命中Cache,若命中写出Cache地址(图中未注明的Cache块号表明没有装入主存块)。 标 记 Cache 0组10010001 块 0 块 1 1组00110110 块 2 块 3 。。。。。。。。 7组10010000 块 14 块 15 4. 设有一个主存-Cache层次的存储器,主存的容量为1MB,Cache的容量为64KB,每个块为8KB。 (1) 该Cache共有多少块?主存共有多少块? (2) 求主存地址、Cache地址的格式。 (3) 主存地址为24402H的单元在主存的哪一块?在直接映射方式下,映射到Cache中哪一块? (4) 若采用2路组相联,则映射到Cache中哪一块? 第五章指令系统补充作业 一、综合题 1、某计算机指令字长16位,地址码6位,指令有零地址、一地址和二地址三种格式。 (1)画出指令格式。 (2)设共有K条(K16)二地址指令, L条零地址指令,分析一地址指令最多可以有多少条? (3)当二地址指令取最大数,且在此基础上,单地址指令条数也取最大值,试计算这3类指令最多可拥有多少条指令? 2、有一计算机指令字长16bit,试设计一扩展操作码,对下列指令译码。 15条三地址指令,14条两地址指令,31条单地址指令,16条零地址指令。 第六章控制器补充作业 一、综合题 1、某32位机共有微操作控制信号52个, 构成5个相斥类的微命令组,各组分别包含4个、5个、8个、15个和20个微命令。已知可判定的外部条件有CY和ZF两个,微指令字长29位。 ⑴ 给出采用断定方式的水平型微指令格式。 ⑵ 控制存储器的容量应为多少? 2、某计算机采用微程序控制,微指令格式中操作控制字段16位。若采用完全水平型微指令,则可以定义( A )种微操作。此时,一条微指令最多可以同时启动(B )个微操作;若采用完全垂直型微指令,则可以定义( C )种微操作,此时,一条微指令最多可以启动 ( D )个微操作。 A: B: C: D: 3、设某CPU的结构如图所示。其中部件中数据传输方向由图中传输线箭头标示;所需的控制信号也标于传输线上。 “PC+1”为使PC增1的控制信号。其它输入、输出控制信号如图所示。 要求如下:若在该计算机中执行一条数据传送指令ADD R0,R1;试根据处理器逻辑结构图,写出取出并完成该指令的数据传输通路(指令的执行过程)。 注: ×× 信号 IRin 数据传输通路描述示例:××部件 → ××部件,如I总线 → IR。

文档评论(0)

+ 关注
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档