[高等教育]第7章 晶体管与模拟集成电路基本单元设计.pptVIP

[高等教育]第7章 晶体管与模拟集成电路基本单元设计.ppt

  1. 1、本文档共32页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成电路设计技术与工具 ;基本要求;内容提要;7.1 模拟集成电路晶体管级 的设计概论;802.11a transceiver;RFID Transceiver;分数频率综合器;802.11a transceiver版图;模拟集成电路与数字集成电路设计的区别: 要求电路的每一个组成单元必须是精确的,其性能与版图设计的相关性比数字集成电路强得多。 手工设计版图 其版图设计从平面布局到各器件的几何图形的设计都要十分的“讲究”,需要考虑的问题往往比数字集成电路多得多。 如果在电路级上而不是在逻辑级上来考虑和优化一个数字集成电路的性能,这将与模拟集成电路有许多共同点,对高速数字集成电路的设计尤其如此。Standard Cell ; 7.2 模拟集成电路晶体管级的设计流程;高性能模拟电路的设计:通常每一个器件都需要“手工设计”;而数字电路通常用自动综合和自动布局布线的方法来完成。 相对于数字IC设计,模拟IC设计对设计者的知识和经验要求要高的多。模拟电路中许多效应的建模和仿真仍然存在难题。;前端设计;电路设计抽象级别;模拟集成电路设计; 模拟集成电路设计流程图见右图 ,设计方法可称为自上至下的设计方法。 该设计流程可分为前端设计和后端设计。通常,前端设计包括这个流程图中由上至下的五个方框,即从性能指标明细表到电路仿真以及判断仿真是否通过;后端设计是从版图设计开始到芯片测试过程。 ;模拟集成电路的设计流程;模拟集成电路的设计流程(续);7.3 模拟集成电路的电路仿真;模拟集成电路仿真的类型;模拟集成电路仿真的类型(续);模拟集成电路仿真的类型(续);模拟集成电路仿真的类型(续);模拟集成电路的工艺角仿真;模拟集成电路的工艺角仿真(续);模拟集成电路的工艺角仿真(续);模拟集成电路的工艺角仿真(续);7.4 模拟集成电路的版图设计要点;2)版图规划和布局(Floor-planning and layout) 其目的在于为每个模块在整个芯片中选择一个好的布图方案,从而使得传输信号通路与非相关信号通路分隔开,降低有用信号受干扰的程度。 3)布线 布线是指根据一定的规则和电路的限制把布好局的各个模块用互连线连接起来,并进一步优化布线结果。 4)压缩 压缩是指布线完成后的优化处理过???,其目的是为了进一步的减小芯片的面积。;版图匹配设计 ;1)使用相同尺寸的叉指(finger)结构 由于模拟集成电路经常有一些晶体管的沟道宽度很大,为了减小MOS晶体管源漏结面积和栅电阻,获得大的栅宽,常将其分为很多部分,就是我们所说的叉指结构。 2)在可能的情况下,尽可能采用大的栅长和栅宽的晶体管。(匹配VS.速度) 3)要求匹配的晶体管在版图中排列方向一致。 4)应使晶体管的排列以中心对称。 5)尽量减少金属布线通过晶体管的有源区。;运算放大器的设计 课下学习;问题解答?

文档评论(0)

it + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体阳春市夕秋图文设计有限公司
IP属地广东
统一社会信用代码/组织机构代码
91441781MA55YY8A1L

1亿VIP精品文档

相关文档