Cadence软件使用教程2.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 高速电路板设计流程---建立元件库 精品 精选文档 高速电路板设计流程---建立元件库 精品 精选文档 高速电路板设计流程---建立元件库 精品 精选文档 高速电路板设计流程---建立元件库 精品 精选文档 高速电路板设计流程---建立元件库 精品 精选文档 高速电路板设计流程---建立元件库 精品 精选文档 高速电路板设计流程---建立元件库 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 精品 精选文档 Cadence高速电路板设计 主讲人:杨鸣 研究员 精品 精选文档 教程内容 1、利用OrCAD Capture CIS进展原理图设计 2、利用Cadence PCB Editor进展PCB布局布线 3、光绘文件(Artwork)制作,如何生成Gerber文件 精品 精选文档 DSP6713最小系统 精品 精选文档 本教程配套材料 1、系统的原理图工程文件 2、系统的PCB图工程文件 3、原件库、封装库文件 4、板上芯片的datasheet 5、给PCB厂商的Gerber文件〔Artwork〕 6、DSP6713程序的C语言源代码 精品 精选文档 学完本教程的收获 1、能自己开发出一块DSP学习板 2、学会用Cadence软件进展原理图设计 3、学会用Cadence软件进展PCB板设计 精品 精选文档 高速电路板设计流程 设计即正确原那么 精品 精选文档 高速电路板设计流程 1、电路设计是充满直觉的过程。直觉来源于以往的设计经历。 2、不要盲从已有的经历,经历有正确的也有错误的。 3、一个根本的出发点:用疑心的眼光对待已有的经历。 4、对正确的经历:什么情况下是正确的?为什么能解决问题?机理是什么? 5、错误的经历:为什么错误?会产生哪些问题?背后的原理是什么? 两个例子: 0.1uF去耦电容 33欧姆电阻端接 精品 精选文档 高速电路板设计流程 如何快速积累经历: 学习SI、PI、EMC设计的根本原理。 向高手学习,而不是向老手学习。 仔细分析学到的经历做法,什么时候对,什么时候不对? 设计中仿真,得到一个预期的性能目标。仿真不能解决一切 问题,但能帮助我们快速积累正确的经历。 后期测试,比照仿真结果。哪些问题到达了预期结果,哪些没有到达预期结果?还有什么没考虑到?分析背后的机理。 下一次设计把积累的用上,重复这一过程,再测试,再积累。 精品 精选文档 高速电路板设计流程 PCB设计简化流程: 精品 精选文档 高速电路板设计工具介绍 Allegro PCB Editor 用于创立修改设计文件,是主要的设计工具。可以单独使用,也可以在工程管理器中使用。 有两种模式:layout mode 和symbol creation mode 当我们进展手工布局布线时,就工作在这种layout mode 模式下。 symbol creation mode中可以创立及修改package symbol,mechanical symbol,format symbol,shape symbol,flash symbol. Padstack Designer 创立及修改焊盘padstacks Allegro在创立零件封装时,焊盘需要单独设计,必须使用这个工具先创立焊盘。 DB Doctor 用于检查设计数据中的错误,在设计的每一个阶段执行,可以局部修复数据错误。在生成光绘文件前必须进展DBDoctor检查。 精品 精选文档 高速电路板设计工具介绍 Allegro Constraint Manager Allegro约束管理器,布局布线约束规那么的创立、管理、评估、检查等,如物理间距、线长、线宽等。可以与Allegro PCB Editor和Allegro PCB SI等完美集成,非常方便进展交互设计。 Allegro PCB Router 自动布线工具,对于有复杂设计规那么

文档评论(0)

liuxuxuan + 关注
实名认证
文档贡献者

不擅风华,唯精志心

1亿VIP精品文档

相关文档