- 70
- 0
- 约1.08千字
- 约 6页
- 2021-12-06 发布于山东
- 举报
EPM570T100C5N文档中文说明
EPM570T100C5N文档中文说明
PAGE / NUMPAGES
EPM570T100C5N文档中文说明
EPM570T100C5N引脚对应表
专用引脚
100-pin TQFP 对应的管脚
IO/GLK0
12
IO/GLK1
14
IO/GLK2
62
IO/GLK3
64
IO/DEV_OE
43
IO/DEV_CLRn
44
TDI
23
TMS
22
TCK
24
TDO
25
GNDINT
11,37,65,90
GNDIO
10,32,46,60,79,93
VCCINT
13,39,63,88
VCCIO1
9,31,45
VCCIO2
59,80,94
Total User IO pins
76
关于 EPM570 芯片,全部的 VCCINT 引脚一定连结 3.3V 或,
可是不可以同时连结两个。
VCCIO 引脚(VCCIO1 或许 VCCIO2 )能够连结。
EPM570T100C5N引脚说明
引脚名称
引脚种类
引脚描绘
使用和保存的引脚
VCCIO[1..2]
供电
I/O 为块 1 和块 2 供给电压,每个 VCCIO
块支持不一样的电压水平。
GNDIO
接地
IO 接地引脚
VCCINT
供电
为芯片引脚供给电压
GNDINT
接地
内部接地引脚
管脚配置和 JTAG 引脚
DEV_CLRn
I/O
两用管脚,能够将设施上的全部存放器清
零。引脚驱动为低电平,全部的存放器被
消除;引脚驱动为高点平常,全部的存放
器为定义的状态。假如不使用其两重用途
的功能,这个引脚是一个一般的 I/O
管脚。
(见附图)DEV_CLRn 作为一般的 I/O
管
脚。
DEV_OE
I/O
两用管脚,能够覆盖设施上的全部三态。
引脚驱动为低电平常,全部输出引脚为三
态;当引脚驱动为高电平常,全部输出管
脚表现为定义的状态。假如不使用其两重
用途的功能,这个引脚是一个一般的
I/0
管脚。(见附图)DEV_OE 作为一般的 I/O
管脚。
TCK
输入
专用的 JTAG 输入引脚
TDI
输入
专用的 JTAG 输入引脚
TMS
输入
专用的 JTAG 输入引脚
TDO
输出
专用的 JTAG 输出引脚
时钟引脚
GCLK[0..3]
I/O
两用时钟引脚,连结到全局时钟网络。如
果不使用两重用途,该引脚是一个一般的
I/O 管脚。(见附图) GCLK 作为全局时
钟。
EPM570T100C5引脚图
EPM570T100C5N PCB封装:
您可能关注的文档
最近下载
- 网络安全知识普及网络安全常识题及参考答案.docx VIP
- 数据资产价值评估博弈模型创新.docx VIP
- 中国竞技麻将比赛规则.doc VIP
- 学堂在线《英美音乐与文化》作业单元考核答案.docx VIP
- 关于校园霸凌的辩论赛.doc VIP
- 小森印刷机L40-PQC控制台使用说明书中文版.pdf VIP
- 2025年浙江省公安机关人民警察特殊职位公务员招录考试(网络安全技术)历年参考题库含答案详解.docx VIP
- 解密山楂炒焦:机理剖析与焦香气味物质基础探究.docx VIP
- 四旋翼无人机设计与制作毕业论文.doc VIP
- 2025年度江西省公安机关人民警察特殊职位招录考试[网络安全]练习题及答案.docx VIP
原创力文档

文档评论(0)