- 1
- 0
- 约小于1千字
- 约 29页
- 2022-03-03 发布于北京
- 举报
4.4 虚拟内存;段式虚拟存储和页式虚拟存储
分段特点:
每段的长度不是固定的
每个段都是受到保护的独立的空间
段间碎片
分页特点:
一个系统中的所有页面大小固定
页面的起点和终点也固定。
通常采用分页机制来支持虚拟存储
不便于和模块化程序衔接;逻辑地址、线性地址和物理地址
逻辑地址特点:
这是程序员编写的源程序中使用的地址
完整的逻辑地址一共48位(段选择子:偏移量)
逻辑地址中的选择子对应于一个段基址
线性地址特点:
线性地址是由2个32位量相加而成的
段??址由段描述苻得到
线性地址是分为3个字段来体现其功能;分段管理
段选择子
段寄存器中存放的数据,称为段选择子
三种描述符表
全局描述符表GDT
局部描述符表LDT
中断描述符表IDT;GDTR;段选择子
CS、DS、SS、ES、LDTR、TR等寄存器中存放段选择子
;描述符;逻辑地址转换为线性地址;分页管理
页面大小固定可为4KB/4MB,CR4.PSE位决定
起始地址必须为4KB/4MB的倍数
可将大文件部分内容放入内存
Pentium的分页分为两级管理
存储组织具有两个层次
页
页组:多个页放在一起
页表
页组目录表
;;页组目录项/页表项
大小为4字节
页组目录共2^10=1024
页组目录占1024x4=4096=4KB字节
每个页组目录项指向一个页表的基址
每个页表中存放2^10=1024个页表项
每个页表占1024x4=4096=4KB字节;页组目录项/页表项
P:存在标志
R/W:可读\写标志
U/S:用户\系统位
A:访问标志位
D:脏位,记录有没有对页面进行过写操作
AVL:保留位,供操作系统记录页面使用情况
;例子;转换检测缓冲器TLB
线性地址转为物理地址需执行两次存储器读操作
TLB:减少程序访问主存进行寻址的次数;TLB的工作原理;4.5高档微机系统中的高速缓存技术;Cache的组织方式;Cache的三种组织方式;全相联Cache的例子;直接映像Cache的例子;组相联Cache的例子;Cache的数据更新方法1;Cache的数据更新方法2;Cache控制器82385; 82385控制的直接映像方式Cache系统;直接映像方式下82385从Cache中选1个区块;Pentium的两级Cache组织;影响Cache性能的因素;作业
您可能关注的文档
最近下载
- 2025(人教版)数学六年级下册全册教学设计.docx
- API 682-2014 离心泵和转子泵用轴封系统 第四版(中文).pdf
- 华东师大版八年级数学上册《14.2.3容易误导读者的统计图》同步练习题及答案.docx VIP
- 《从零开始学低压电工技术》,张伯虎,高清版.pdf
- 2026京东智能产发股份有限公司招股说明书.pdf VIP
- 基于交通静化理论的威海市环海路部分路段的优化设计--本科生毕业论文(设计).doc VIP
- 一年级数学20以内破十法减法练习题.pdf VIP
- 一年级数学20以内加减法(凑十法、破十法)专项练习.pdf VIP
- 云南省专业技 职称申报评审表(完整.pdf
- 20以内凑十法专项练习.pdf VIP
原创力文档

文档评论(0)