第四章存储器系统.pptVIP

  • 2
  • 0
  • 约6.3千字
  • 约 79页
  • 2022-04-03 发布于四川
  • 举报
与8086 CPU相连的是用两个512KB的存储体,分别称为低位存储体和高位存储体: (1) 偶数存储体与8086的D0~D7相连。 (2) 奇数存储体与8086中D8~D15相连。 (3) A1~A19用来同时访问两个存储体的字节单元。 (4) A0和BHE(高8位数据总线允许)信号用来选择存储体。 3、 16位CPU与存储器接口 4.5 高速缓冲存储器Cache 一、 Cache-主存存储结构 主存和CPU之间设置高速缓冲存储器Cache,把正在执行的指令代码单元附近的一部分指令代码或数据从主存装入Cache中,供CPU在一段时间内使用。 Cache的读写速度几乎能够与CPU进行匹配,所以微机系统的存取速度可以大大提高; Cache的容量相对主存来说并不是太大,所以整个存储器系统的成本并没有上升很多 二、 Cache-主存存储结构的命中率 命中率指CPU所要访问的信息在Cache中的比率,相应地将所要访问的信息不在Cache中的比率称为失效率。 Cache的命中率除了与Cache的容量有关外,还与地址映象的方式有关。 Cache存储器容量主要有256KB和512KB等。这些大容量的Cache存储器,使CPU访问Cache的命中率高达90%至99%,大大提高了CPU访问数据的速度,提高了系统的性能。 三、 两级Cache-主存存储结构 CPU内部的Cache与主机板上的Cach

文档评论(0)

1亿VIP精品文档

相关文档