- 1、本文档共35页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
聚点滴之芯.成浩瀚之海
32-bit ARM® M0-based 低功耗MCU
REV 0.4
1/35 文件编号:CS-QR-YF-054A02
本资料为芯海科技专有财产,非经许可,不得复制、翻印或转变其他形式使用。
This document is exclusive property of CHIPSEA and shall not be reproduced or copied or transformed to any other format
without prior permission of CHIPSEA
聚点滴之芯.成浩瀚之海
输出手册版本历史
版本号 说明 日期
0.1 初版 2020-09-07
0.2 修订封装规格 2020-12-01
1.修改芯片VISO 模型
0.3 2.增加QFN20 、SSOP20 封装管脚信息 202 1-02-26
3.增加QFN20 、SSOP20 封装信息
0.4 修订部分细节 202 1-04-01
2/35 文件编号:CS-QR-YF-054A02
本资料为芯海科技专有财产,非经许可,不得复制、翻印或转变其他形式使用。
This document is exclusive property of CHIPSEA and shall not be reproduced or copied or transformed to any other format
without prior permission of CHIPSEA
聚点滴之芯.成浩瀚之海
目录
输出手册版本历史 2
目录 3
1 介绍 5
2 功能 6
3 器件一览 8
4 引脚描述 10
4.1 QFN24 10
4.2 QFN20 10
4.3 SSOP20 11
4.4 引脚描述 11
5 I/O 复用 16
5.1 IO 口复用功能 16
6 存储器 17
7 功能描述 18
7.1 ARM® CORTEX®-M0 内核 18
7.2 存储器 18
7.3 时钟 18
7.4 电源管理 18
7.4.1 低功耗模式 18
7.4.2 上电复位/掉电复位(POR/PDR) 18
7.4.3 低电压复位模块(LVD) 18
7.5 通用输入输出端口(I/O) 19
7.6
您可能关注的文档
- GD开发板选型指南-20220412.pdf
- 长鑫存储数据手册2GB and 4GB LPDDR4X Datasheet Preliminary Version.pdf
- 长鑫存储数据手册8Gb WT M-die DDR4 SDRAM Datasheet.pdf
- 长鑫存储数据手册DDR4_RDIMM_CXMQ3A4MA4GR7-CJ1-A.pdf
- 芯讯通产品手册 202103-31 final.pdf
- 芯海单片机用户手册DS_CSU8RP1186B_V1.0_cn.pdf
- CSE7759B芯海免校准电能计量芯片用户手册V1.2.pdf
- CSA37F51芯海32位微处理器数据手册.pdf
- CS32F031芯海微控制器数据手册_中文V1.5.pdf
- 学生会聘书(22篇).docx
文档评论(0)