6.简易逻辑分析仪.pptxVIP

  • 5
  • 0
  • 约小于1千字
  • 约 8页
  • 2022-05-06 发布于北京
  • 举报
简易逻辑分析仪设 计 者:吴其双 罗业文 雷家财设计者单位:电子与通信工程学院一、什么是逻辑分析仪? 逻辑分析仪是利用时钟从待测试设备上采集和显示数字信号的一种仪器。它是一种类似于示波器的波形测试设备,但它又不像示波器那样有许多电压等级,它通常只显示两个逻辑电平(逻辑1和0),它可以监测硬件电路工作时的逻辑电平并加以存储,用 “ 0 ”和“ 1 ” 形成的数字图形方式直观地表达出来,便于用户检测和分析电路设计(硬件设计和软件设计)中的错误。 八路循环移位序列发生器八路可预置逻辑信号FPGA主控模块VGA显示模块触发模块信号采集显存模块信号调理电路外部信号二、本系统的结构框图PC机显示屏系统电路三、本系统设计实物图四、系统电路简介八路可预置逻辑信号产生电路VGA接口接口电路输入信号调理电路电源接口以FPGA为核心的系统控制电路主控芯片EP2C5Q208五、本设计的主要功能1、能够产生八路可预置的循环移位逻辑信号序列,输出信号为TTL电平,序列时钟频率为100Hz,且能重复输出。2、具有采集16路逻辑信号的功能,在满足触发条件时,能对被测信号进行一次采集、存储并能在PC机显示屏上清晰稳定地显示所采集到的信号波形,存储深度为64bit。3、能采集各种输入信号的逻辑电平(频率在15KHz以下),其输入阻抗大于50kΩ,逻辑信号门限电压可在0.25~4V按16级变化。 六、总结经过测试结果分析,本设计基本能够实现简易逻辑分析仪的功能。由于时间、本组设计者的水平有限以及仪器等条件的限制,本设计还有许多需要学习和改进的地方,比方说,在硬件电路的设计上和软件设计上都还需要进行优化等等,还有待后续工作进一步的完善 ,在此也希望老师和同学们向我们提出更多的改进方法与建议。 演说结束 下面请看视频演示!

文档评论(0)

1亿VIP精品文档

相关文档