组合逻辑电路.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
会计学; 数字信号与数字电路;(1)工作信号是二进制的数字信号,在时间上和数值上是离散的(不连续),反映在电路上就是低电平和高电平两种状态(即0和1两个逻辑值)。 (2)在数字电路中,研究的主要问题是电路的逻辑功能,即输入信号的状态和输出信号的状态之间的逻辑关系。 (3)对组成数字电路的元器件的精度要求不高,只要在工作时能够可靠地区分0和1两种状态即可。;(1)进位制:表示数时,仅用一位数码往往不够用,必须用进位计数的方法组成多位数码。多位数码每一位的构成以???从低位到高位的进位规则称为进位计数制,简称进位制。;数码为:0~9;基数是10。 运算规律:逢十进一,即:9+1=10。 十进制数的权展开式:;(2)、二进制;(3)、十六进制;第7页/共76页;12.1 集成基本门电路;  高电平和低电平是相对的。在广泛使用的TTL电路中,电源电压采用5V,它的标准高电平值为2.4V,低电平为0.4V。 当电压大于2.4V,认为高电平,“1”状态; 当电压小于0.4V,认为低电平,“0”状态;;;F=AB;F=AB;2、或门;F=A+B;F=A+B; 非逻辑:一件事情的发生是以其相反的条件为依据。 非运算: 非门:实现非逻辑关系的电路称为非门,也称反相器。; 输入为高电平A =3V时, 三极管饱和导通,输出F为低电平0(0V); 输入为低电平A=0V时, 三极管截止,输出F为高电平1(3V)。;将与门、或门、非门组合起来,可以构成多种复合门电路。;或非门的逻辑功能可概括为:有1,出0;全0,出1;;逻辑表达式为: ;12.3 组合逻辑电路的分析;(1) 写出逻辑式;乘运算规则:;3、交换律: A+B = B+A AB=BA;5、反演律(摩根定律);(1) 写出逻辑式; (2) 列逻辑状态表;例 2:分析下图的逻辑功能;(2) 应用逻辑代数化简; (3) 列逻辑状态表;例3:分析下图的逻辑功能;B;步骤: 1)根据对电路逻辑功能的要求,列出真值表. 2)由真值表写出逻辑表达式. 3)简化和变换逻辑表达式,从而画出逻辑图.;加法器: 实现二进制加法运算的电路;1. 半加器 ;半加器逻辑状态表;2. 全加器;(1) 列逻辑状态表;逻辑图;例1:设计一个三人表决器逻辑电路。三位老师答辩评分,两个以上按铃,并且其中一个为指导老师时,答辩才可以通过。电路由与非门构成。;在一种组合中,各输入变量之间是“与”关系; (4) 逻辑图;例2:设计一个三变量奇偶检验器。 要求: 当输入变量A、B、C中有奇数个同时为“1”时,输出为“1”,否则为 “0”。用“与非”门实现。;; (4) 逻辑图; 在数字电路中,常用的组合电路有加法器、编码器、译码器、数据分配器和多路选择器等。下面几节分别介绍这几种典型组合逻辑电路的基本结构、工作原理和使用方法。;12.5 编码器;1. 二进制编码器;(1) 分析要求: 输入有8个信号,即 N=8,根据 2n ? N 的关系,即 n=3,即输出为三位二进制代码。;0 0 1; (3) 写出逻辑式并转换成“与非”式; (4) 画出逻辑图;将十进制数 0~9 编成二进制代码的电路; 列编码表: 四位二进制代码可以表示十六种不同的状态,其中任何十种状态都可以表示0~9十个数码,最常用的是8421码。; 写出逻辑式并化成“或非”门和“与非”门;画出逻辑图; 法二:;十键8421码编码器的逻辑图; 当有两个或两个以上的信号同时输入编码电路,电路只能对其中一个优先级别高的信号进行编码。;CT74LS4147 编码器功能表;例:CT74LS4147集成优先编码器(10线-4线);12.6 译码器;;CT74LS139型译码器; 74138集成译码器(3-8线译码器):;74LS138的逻辑图;表4.2.2 74138集成译码器功能表;输出对应于输入的最小项之非;例1 用一个3-8译码器实现函数: ;步骤: 1.将译码器置于工作态: G1=1,G2A=G2B=0 2.将变量XYZ分别连接 输入端CBA(注意高低位) 3.将对应的输出端连入 与非门,输出即实现函数。;练习:用一个3-8译码器实现函数:;2. 数字显示译码器;; 2. 数字译码显示器;七段显示译码器状态表

文档评论(0)

kuailelaifenxian + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体太仓市沙溪镇牛文库商务信息咨询服务部
IP属地上海
统一社会信用代码/组织机构代码
92320585MA1WRHUU8N

1亿VIP精品文档

相关文档