如何降低DCDC开关电源布局设计的噪声.docxVIP

如何降低DCDC开关电源布局设计的噪声.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
【Word版本下载可任意编辑】 PAGE 1 - / NUMPAGES 1 如何降低DCDC开关电源布局设计的噪声 在设计电源过程中, 的工作频率是一个重要的参数。对于低频,往往对应周围器件的尺寸增大,从而成本也增加。工作频率高,周围器件尺寸减小,但是对应的自身损耗也增加。那么如何降低噪声? 频率与周围器件的关系 在上图中,可以看到当频率在100Khz时,电感占据主要地位,随着频率升高,电感的体积也是在减小的,感值也相应的再减少。输出端的电容值也是随频率升高而降低。输入端的电容基本上保持不变。 2.频率与损耗关系 对于半导体器件,损耗包括两部分,一部分是开关损耗,一部分是传导损耗,开关损耗随频率的升高而升高,传导损耗不受工作频率的影响。当开关损耗与传导损耗相等时,总损耗 。 通过以上两个参数,可以合理的设计电源工作频率。 3.电源布局设计噪声的和降低 1)运放的输入与输出 在设计电源时,良好的布局可以降低电源噪声,电源噪声主要有三种:运算放大器的输入与输出,参考电压和斜坡。如下列图所示: 运放输入端可能是电源中 为敏感的点,若要减小噪声,必须 化节点长度,并尽可能将反应和输入组件靠近运放放置。如果反应网络中存在高频积分内容, 理想的布局是,将反应电阻放置到靠近运放的输入端,如果高频信号注入电阻-电容节点,高频信号就要承受电阻阻抗,而电容对于高频的阻抗很小。 2)斜坡 斜坡通常由电容器充放电引起(电压模式),或者由电源开关的采样电流(电流模式)。电压模式影响不大,因为电容对高频输入的信号阻抗很小,但是电流模式却是个问题。如下列图所示: 对于上图中的 个图,可以采用IC控制上升沿消隐方法来去除,对于第二个图,可以采用并联多个电容的方法去除(主要是因为非充分斜率补偿)。 4.电源噪声的解决方法 第三点已经提及了几种引起电压噪声的方法,那么在排查电源噪声的时候,需要从三点入手。 1)观察运放的输出端是否有高频变化,改变补偿组件; 2)运放的参考电压,可以选用可靠的电压源,TL431较常用; 3)通过改变MOS的栅极电阻也可以对开关波形有一定的作用。

您可能关注的文档

文档评论(0)

187****2259 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档