网站大量收购独家精品文档,联系QQ:2885784924

减少PCB板电磁干扰的4个设计技巧.docxVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
【Word版本下载可任意编辑】 PAGE 1 - / NUMPAGES 1 减少PCB板电磁干扰的4个设计技巧 电子设备的电子信号和处理器的频率不断提升,电子系统已是一个包含多种元器件和许多分系统的复杂设备。***和高速会令系统的辐射加重,而低压和高灵敏度 会使系统的抗扰度降低。 因此,电磁干扰(EMI)实在是威胁着电子设备的安全性、可靠性和稳定性。我们在设计电子产品时,PCB板的设计对解决EMI问题至关重要。 本文主要讲解PCB设计时要注意的地方,从而减低PCB板中的电磁干扰问题。 减少PCB板电磁干扰的4个设计技巧 电磁干扰(EMI)的定义 电磁干扰(EMI,Electro MagneTIc Interference),可分为辐射和传导干扰。辐射干扰就是干扰源以空间作为媒体把其信号干扰到另一电网络。而传导干扰就是以导电介质作为媒体把一 个电网络上的信号干扰到另一电网络。在高速系统设计中,集成电路引脚、高频信号线和各类接插头都是PCB板设计中常见的辐射干扰源,它们散发的电磁波就是 电磁干扰(EMI),自身和其他系统都会因此影响正常工作。 针对电磁干扰(EMI)的PCB板设计技巧 现今PCB板设计技巧中有不少解决EMI问题的方案,例如:EMI抑制涂层、合适的EMI抑制零件和EMI仿真设计等。现在简单讲解一下这些技巧。 1、共模EMI干扰源(如在电源汇流排形成的瞬态电压在去耦路径的电感两端形成的电压降) 在电源层用低数值的电感,电感所合成的瞬态信号就会减少,共模EMI从而减少。 减少电源层到IC电源引脚连线的长度。 使用3-6 mil的PCB层间距和FR4介电材料。 2、电磁屏蔽 尽量把信号走线放在同一PCB层,而且要接近电源层或接地层。 电源层要尽量靠近接地层 3、零件的布局 (布局的不同都会影响到电路的干扰和抗干扰能力) 根据电路中不同的功能开展分块处理(例如解调电路、高频放大电路及混频电路等) ,在这个过程中把强和弱的电信号分开,数字和模拟信号电路都要分开 各部分电路的滤波网络必须就近连接,这样不仅可以减小辐,这样可以提高电路的抗干扰能力和减少被干扰的时机。 易受干扰的零件在布局时应尽量避开干扰源,例如数据处理板上CPU的干扰等。 4、布线的考虑(不合理的布线会造成信号线之间的交叉干扰) 不能有走线贴近PCB板的边框,以免于制作时造成断线。 电源线要宽,环路电阻便会因而减少。 信号线尽可能短,并且减少过孔数目。 拐角的布线不可以用直角方法,应以135°角为佳。 数字电路与模拟电路应以地线隔离,数字地线与模拟地线都要分离,接电源地。 减少电磁干扰是PCB板设计重要的一环,只要在设计时多往这一边想自然在产品测验如EMC测验中便会更易合格。

文档评论(0)

189****2896 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档