在系统可编程技术与应用(第二章)PLD.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子科学与技术学院 1 第二章 可编程逻辑器件原理与应用 2.1 可编程逻辑器件的表示法、基本结构 2.2 可编程只读存储器 2.3 可编程阵列逻辑器件PAL 2.4 通用阵列逻辑器件GAL 2 2.1 可编程逻辑器件的表示法、基本结构 2.1.1 可编程逻辑器件的表示法 电路符号表示: 表2 – 1 电路符号表示 4 图2 – 1 PLD缓冲器表示法 1. PLD缓冲器表示法 5 图2 – 2 与门表示法 由于PLD阵列规模较大,因此采用简化方法: 竖线:为一组输入信号,与横线交叉点的状态表示输入信号是否接到输入端。 2. PLD与门表示法 3 3. PLD连接法 “·” :表示固定连接,不能通过编程改变; “×” :表示可编程连接,可以通过编程将其断开; 既无 “· ” 也无 “×” :表示断开。 图2 – 3 PLD连接法 6 图2 – 4 PLD中与阵列的表示 与门 乘积项 4. PLD中与阵列的表示 7 5. PLD中或阵列的表示 或门 或项 图2 – 5 PLD中或阵列的表示 8 图2 – 6 与门的省缺情况 6. 与门的省缺情况 9 2.1.2 可编程逻辑器件的基本结构 图2 – 7 PLD 的 基 本 结 构 图 输入电路 与阵列 输出电路 或阵列 输入项 乘积项 或项 输 入 输 出 ?PLD的基本结构如图2 – 7所示,它由输入电路、与阵列、或阵列、输出电路四部分组成。 10 PLD 的 基 本 结 构 图 输入电路 与阵列 输出电路 或阵列 输入项 乘积项 或项 输 入 输 出 输入缓冲电路用以产生输入变量的原变量和反变量,并提供足够的驱动能力。 输入缓冲电路 (a)一般画法 (b)PLD 中的习惯画法 (a) (b) A A A A A A 1. 输入电路 11 由多个多输入与门组成,用以产生输入变量的各乘积项。 例 如 C A B C C A B B A W7 = ABC A B C W0 = 与阵列 PLD 的 基 本 结 构 图 输入电路 与阵列 输出电路 或阵列 输入项 乘积项 或项 输 入 输 出 2. 与阵列 12 由多个多输入与门组成,用以产生输入变量的各乘积项。 PLD 的 基 本 结 构 图 输入电路 与阵列 输出电路 或阵列 输入项 乘积项 或项 输 入 输 出 C A B C C A B B A W7 = ABC A B C W0 = ● ● ● ● ● ● 与阵列的 PLD 习惯画法 2. 与阵列 13 由图可得 Y1 = ABC + ABC + ABC Y2 = ABC + ABC Y3 = ABC + ABC 例 如 A B C ● ● ● Y3 Y2 Y1 ● ● ● ● ● ● ● ● ● ● ● ● ● 与阵列 或阵列 PLD 的 基 本 结 构 图 输入电路 与阵列 输出电路 或阵列 输入项 乘积项 或项 输 入 输 出 由多个多输入或门组成,用以产生或项,即将输入的某些乘积项相加。 3. 或阵列 14 PLD 的 基 本 结 构 图 输入电路 与阵列 输出电路 或阵列 输入项 乘积项 或项 输 入 输 出 PLD 的输出回路因器件的不同而有所不同,但总体可分为固定输出和可组态输出两大类。 4. 输出电路 15 PLD的基本结构 组成 功能 输入电路 输入缓冲器 产生输入变量的原变量和反变量 与阵列 与门阵列 产生输入变量的与项(乘积项) 或阵列 或门阵列 将与阵列输出的乘积项有选择的进行或运算, 形成与或式,实现各种与、或结构的函数 输出电路 三态门 寄存器 产生输出信号,提供反馈信号 表2 – 2 PLD的基本结构 16 PLD的基本结构 电路主体是“与阵列”和“或阵列” ,从输出端可得到输入变量的乘积项之和,因此可实现任何组合逻辑函数。 再配以触发器,就可实现时序逻辑函数。 17 类型 与阵列 或阵列 输出电路 PROM (可编程 ROM ) 固定 可编程 固定 FPLA (Field Programmable Logic Array ) 可编程逻辑阵列 可编程 可编程 固定 PAL (Programmable Array Logic ) 可编程阵列逻辑 可编程 固定 固定 GAL ( Genetic Array Logic ) 通用阵列逻辑 可编程 固定 可组态 PLD结构汇总表 表2 – 3 PLD结构汇总表 18 1. PROM结构 图2 – 8 PROM结构 19 2.

文档评论(0)

131****5901 + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体成都禄辰新动科技文化有限公司
IP属地四川
统一社会信用代码/组织机构代码
91510100MAACQANX1E

1亿VIP精品文档

相关文档