- 1、本文档共3页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
STM32 RCC时钟树详细讲解
学习目的:
为了更好的掌握stm32的RCC时钟问题,使用起来得心应手。
学习内容:
HSE时钟、HSI时钟、锁相环时钟(PLLCLK)(由HSI或者HSE提供)、系统时钟(SYSCLK)(来源HSI,HSE,PLLCLK)、HCLK时钟、PCLK1时钟、PCLK2时钟、RTC时钟、MCO时钟
RCC时钟树:
HSE时钟(外部时钟):
HSE外部时钟,顾名思义就是在芯片外部提供时钟的,无源晶振需要外加两个电容搭建,一般使用电容容量为:20pF,晶振为8M,电路原理图是:
STM32的外部晶振从OSC_IN和OSC_OUT进入再由HSE产生HSE时钟,但是外部时钟HSE产生需要时间,在HSE没有启动之前,由HSI时钟代替启动。产生的时钟除以2(注意:HSI不能代替HSE时钟,优势在于是HSE时钟比HSI时钟稳定)之后进入图中锁相环进行倍频。在锁相环产生稳定PLLCLK时钟之后,产生AHB总线的时钟(HCLK时钟),提供给图中的系统时钟,同时可以产生APB1或者APB2总线的时钟(APB1为低速总线时钟,APB2为高速总线时钟)。
总体来说,就是下图所示:
HSI时钟:即高速的内部时钟
芯片内部,大小为8M,当HSE故障时,系统时钟会自动切换到HSI,直到HSE启动成功。 控制: RCC_CR 时钟控制寄存器的位0:HSION控制
PLLCLK :即锁相环时钟
锁相环时钟来源是HSI、HSE。
- PPT定制,课件定制,施工方案,设计方案等各种文章 + 关注
-
实名认证服务提供商
专注于初高中,大学课件定制,现场安装施工方案,硬件系统设计方案,PPT模板,各种个性方案定制
文档评论(0)