微机原理与汇编语言练习题(判断).pdfVIP

  • 0
  • 0
  • 约6.03千字
  • 约 8页
  • 2022-11-08 发布于上海
  • 举报
判断改错题(判断正误,将正确的划上“√”,错误的划上“×”,并改正错误。) CPU 8086CPU有8根数据线,20根地址线. 8086CPU的外部引脚中数据线与地址线是分开的。 8086中输出输入端口与存储器是统一编址的。 在PC机上可用地址400H来访问I/O端口。 指令MOV CS ,BX是非法的。 INC指令影响所有状态标志。 CPU中的程序计数器IP中存放的是指令的逻辑地址。 8086CPU复位结束后执行的第一条指令的地址是FFFFFH. 8086CPU最多可以管理256种不同的中断。 8086的中断源可以分为两大类即内部中断和外部中断. 在8086/8088中,内中断源的级别均比外中断源级别高。 中断向量实际上就是中断类型。 微型机系统中中断优先级是由CPU决定的。 微型机系统中中断优先级是由操作系统决定的。 8086CPU所有外部中断,仅INTR需申请中断的外设提供中断类型码。 CPU响应可屏蔽中断时,无须从数据总线上读取中断类型码。 CPU只要响应中断就需要启动中断响应周期。 CPU 执行中断响应周期的主要目的是读取中断向量。 软件中断具有随机性。 8086在最小工作模式下所有的总线控制信号均由CPU本身产生。 8088CPU用逻辑地址1234H:5678H访问时,可交换一个字。 存储器单元的逻辑地址是可变的,而物理地址是不可变的。 用8086汇编语言编写的程序不用修改能直接在其高档兼容机上运行。 CPU响应HOLD请求的条件之一是指令周期结束。 8086系统中,只有当标志寄存器IF=0时,才能响应来自INTR引脚的中断请求。 当8086CPU内标志寄存器中的IF=0时,意味着禁止CPU响应所有类型的中断。 若主程序中已使用IF标志位置“ 1” ,则在执行完中断服务程序并返回主程序后,IF标志位一定为“0”。 8086CPU没有直接对TF标志位置1或清0的指令。 8086CPU内部F标志寄存器的所有标志位均可用指令事先置1或清0。 总线控制器8288专门用于8086最大模式下产生控制信号。 最小模式下8086读总线操作时序和写总线操作时序中的DT/R信号波形基本相同。 8086系统中,堆栈的操作可以是字节或字操作。 总线控制器8288专门用于8086最大模式下产生控制信号。 CPU响应HOLD请求的条件之一是指令周期结束。 段内转移指令执行结果要改变IP、CS的值。 对于8088 ,访问堆栈中的内容只能使用堆栈指针SP。 8086CPU对内存读/写1个字的操作仅需一个总线周期。 微型机系统中中断优先级是由操作系统决定的。 因为CPU可以从内存读数据和写数据,所以CPU与内存相连的地址总线必须是双向的。 程序员不能对指令指针IP进行存取操作。 8088CPU对内存读/写1个字均需两个总线周期。 8086CPU对内存读/写1个字的操作仅需一个总线周期。 总线控制器8288专门用于8086最大模式下产生控制信号。 段内转移指令执行结果要改变IP、CS的值。 8086CPU内部F标志寄存器的所有标志位均可用指令事先置1或清0。 因为CPU可以从内存读数据和写数据,所以CPU与内存相连的地址总线必须是双向的。 程序员不能对指令指针IP进行存取操作。 8086系统中,堆栈的操作可以是字节或字操作。 8086CPU复位结束后执行的第一条指令的地址是FFFFFH。 若主程序中已使用IF标志位置“ 1” ,则在执行完中断服务程序并返回主程序后,IF标志位一定为“0”。 8088CPU用逻辑地址1234H:5678H访问时,可交换一个字。 一个内存单元所在的段地址及偏移地址是固定的. CPU响应可屏蔽中断时,无须从数据总线上读取中断类型码。 8088CPU对内存读/写1个字均需两个总线周期。 存储管理 SRAM中的信息在断电后能够保持即信息不丢失. SRAM的待点是只要电源不断开,SRAM中的信息将不会消失,不需要刷新。 DRAM必须定时刷新,否则所存信息就会丢失。 由DRAM构成的存储器所存储的信息不需要定时刷新。 随机存取方式是指;既可以读出也可以写入。 RAM中的电容断电后不会丢失。 ROM的信息在使用时,是不能改变的,只能读出,不能写入。常用来存放固定程序和常量。 BIOS应该放在ROM中. E2PROM是紫外线可擦除、可编程的ROM。 逻辑地址由段基值和偏移地址两个部分组成,逻辑地址是无符号的16位二进 任何一个存储单元只对应一个逻辑地址。 一个存储单元的物理地址不是唯一的。 偏移地址是指要寻址的内存单元距本逻辑段段基值的偏移距离。 内存通过数据总线、控制总线和地址总线与C

文档评论(0)

1亿VIP精品文档

相关文档