组合门电路课件.pptVIP

组合门电路课件.ppt

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、本文档共65页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2.七段显示译码器74LS48 7448是一种与共阴极数字显示器配合使用的集成译码器。 3.液晶显示器件 液晶显示器(Liguid Crystal Display,简称LCD)最大的优点是功耗小,每平方厘米的功耗不到1μW,它的工作电压也很低,在1V以下也可以工作。因此,它在便携式的仪器、仪表得到广泛应用。 液晶显示器也使用了七段字符显示,其公共极也叫背电极,图5-9是a段的简单驱动电路,其他段的驱动电路与a段完全一样。ucom是加在公共极(COM)的脉冲信号,A=0时,两个电极间电压ua=0,a段不显示,A=1时,两个电极间电压ua为交变电压,a段显示。 图5-9 液晶显示器驱动电路 4.字符显示译码器 74LS48是一个BCD—七段译码LED驱动器 74LS48的逻辑功能: (1)正常译码显示。LT=1,BI/RBO=1时,对输入为 十进制数l~15的二进制码(0001~1111)进行译码,产生 对应的七段显示码。 (2)灭零。当LT=1,而输入为0的二进制码0000时, 只有当RBI =1时,才产生0的七段显示码,如果此时输入RBI =0 ,则译码器的a~g输出全0,使显示器全灭;所以RBI称 为灭零输入端。 (3)试灯。当LT=0时,无论输入怎样,a~g输出全1, 数码管七段全亮。由此可以检测显示器七个发光段的好坏。 LT称为试灯输入端。 (4)特殊控制端BI/RBO。BI/RBO可以作输入端,也可 以作输出端。 作输入使用时,如果BI=0时,不管其他输入端为何值,a~g均输出0,显示器全灭。因此BI称为灭灯输入端。 作输出端使用时,受控于RBI。当RBI=0,输入为0的二进制码0000时,RBO=0,用以指示该片正处于灭零状态。 所以,RBO 又称为灭零输出端。 将BI/RBO和RBI配合使用,可以实现多位数显示时的 “无效0消隐”功能。 5.5 加法器 5.5.1半加器 不考虑低位进位的加法器称半加器。 设A为被加数,B为加数。本位和为S,本位进位为C, 根据半加器的概念得出半加器的真值表如表5-5所示。 由真值表可得出本位和S,本位进位C的表达式 表5-5 半加器真值表 A B S C 0 0 1 1 0 1 0 1 0 1 1 0 0 0 0 1 实现半加器运算的逻辑电路,如图5-10(a)所示,b图为半加器的符号。 图5-10 半加器 5.5.2 全加器 半加器只是解决了两个一位二进制数相加,没有考虑来自 低位的进位。如果要多位二进制数相加,必须同时考虑来自低 位的进位,这种加法器称全加器。 全加器真值表如表5-6所示,ai为被加数;bi为加数;本位 和Si;进位Ci,低位进位Ci-1。 根据全加器的概念得出全加器真值表如表5-6所示: ai bi ci-1 si ci ai bi ci-1 si ci 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 1 0 1 0 1 0 1 0 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 由真值表写出: 根据表达式画出全加器逻辑图如图5-11(a)所示, 图5-11(b)是全加器的符号 (a)全加器逻辑图 (b)符号 图5-11 全加器电路 5.5.3 多位数的加法 在清楚了一位数的全加器原理后,多位二进制的相加如 图5-12所示,设被加数A=A3A2A1A0,加数为B=B3B2B1B0 图5-12 四位数全加器 5.6 数据选择器和分配器 5.6.1 数据选择器 数据选择器又称多路开关,它的功能是从多路输入数据中 按照不同的地址选择其中的一路作为输出。图5-13是一个数据 选择器的电路,下面分析其功能: 图5-13 数据选择器 由图可见: 根据公式写出真值表如表5-7 GAB Y 1XX 000 001 010 011 0 D0 D1 D2 D3 表5-7 数据选择器真值表 由表5-7看出: 为使能端,当 =1时,输出为0,当 =0时,数据选择器开始工作,不同的A、B组合,Y的输出不同。这是一个四选1的数据选择器。 图5-14(a)图所示是中规模八选一数据选择器T4151 的逻辑图,(b)图为外引线排例图。 (a) (b) 图5-14 中规模八选一选择器T4151 函数

文档评论(0)

子不语 + 关注
官方认证
服务提供商

平安喜乐网络服务,专业制作各类课件,总结,范文等文档,在能力范围内尽量做到有求必应,感谢

认证主体菏泽喜乐网络科技有限公司
IP属地山东
统一社会信用代码/组织机构代码
91371726MA7HJ4DL48

1亿VIP精品文档

相关文档