数字电路复习提纲.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路复习提纲第1页/共18页1、1000)余3BCD = ( )D=( )B 2、00100101) 8421BCD = ( )D =( )B 3、逻辑函数 的对偶函数 ,反函数 。4、写出函数F(A,B,C,D)=∑m(0,4,6,8,9,12,14)+ ∑d (1,3,7,15) 的最简与或表达式 。 例题第三章 门电路 1、会计算 、 、 、 以及扇出系数N。 2、熟悉三态门的符号及功能, 会画出三态门的输出波形。 3、熟悉OC(OD)门的符号、特点。 第2页/共18页复习提纲第3页/共18页1、有一两端输入的TTL与非门带同类负载门的个数为N,已知门电路的|IIL|=1.5mA ,IIH=10μA |IOL|=15mA |IOH|=400μA 则该电路能带负载门个数N=_______。 2、低电平使能有效的三态反相器,当使能有效时,其输出为 ,当使能无效时,其输出为 。 3、用 表示高电平,用 表示低电平,称为正逻辑。 4、OC门的主要特点是 。 例题第4页/共18页复习提纲第四章 组合逻辑电路 1、了解组合逻辑电路的特点。 2、熟悉门电路组成的组合逻辑电路的分析与设计。 3、熟悉加法器的工作原理。 4、熟悉译码器的工作原理,熟记74138的功能和 符号,熟悉其应用。 5、熟悉选择器的工作原理,熟记74151的功能和 符号,熟悉其应用。 6、了解编码器的工作原理,会看懂符号的功能。 7、熟悉比较器的工作原理,学会比较器的应用。 第5页/共18页1、实现两个一位十进制(8421BCD码表示)的加法电路需要74LS283加法器和74LS85比较器的片数分别为( ) A. 1,1 B.1,2 C. 2,1 D. 2,2 2、优先编码器在输入有两个或两个以上同时有效的情况下,其中起作用的输入端是 ( )A.高电平B. 高优先级C.低电平D. 高频率 3、属于组合逻辑电路的是 ( )A.触发器B. 全加器C.移位寄存器 D. 计数器 4、试分析下图所示逻辑电路,写出表达式,列出真值表,说明逻辑功能。 例题5、试用4片4选1选择器和一片2-4译码器实现16选1的数据选择器(可以附加必要的门电路)。6、试用译码器、选择器分别实现函数:F(A,B,C,D)=∑m(0,4,5,8,12,13,14) 第6页/共18页例题第7页/共18页复习提纲第五章 触发器 1、熟记D触发器、JK触发器、RS触发器、 T触发器的状态方程和逻辑符号。 2、熟悉同步触发器、主从触发器的动作特点。 3、熟记边沿触发器的动作特点,会根据给定的 输入信号画出边沿触发器输出Q的波形。 第8页/共18页例题1、JK触发器的状态方程是_____。若初态为1,J=0,K=1,在时钟作用下触发器的状态为____。 2、触发器构成的简单时序电路及输入信号A、B、时钟脉冲信号CP如图所示,试写出各触发器的状态方程,画出触发器输出Q的波形。设各触发器的初始状态为0。 第9页/共18页例题第10页/共18页复习提纲第六章 时序逻辑电路1、了解时序逻辑电路的特点。 2、对于由触发器构成的同步时序逻辑电路,会写激 励方程、次态方程、输出方程,会填状态转换表, 会画状态转移图、时序图,会分析电路的功能。 3、了解计数器的分类和主要用途,熟记集成计数器 74161、74160、74290的功能和逻辑符号,掌握芯 片的级联方法,会用它们构成任意进制的计数器, 了解加减计数器74191。 第11页/共18页复习提纲第六章 时序逻辑电路4、了解寄存器和移位寄存器的结构和主要用途,熟 记74194的功能和逻辑符号,会用74194构成任意 进制的环形计数器和扭环形计数器。 5、会设计序列信号发生器。 6、了解同步时序逻辑电路的设计方法,会用触发器 设计给定状态的时序逻辑电路。 第12页/共18页1、4位移位寄存器,如果串行输入,经过_______个CP脉冲可得到并行输出,再经过_______个CP 脉冲可得到串行输出。 2、分别用集成计数器74160、 74161、74290实现84进制计数器。 3、设计一序列信号发生器,要求产生序列信号:101001100。 4、试用JK触发器设计一简单时序电路,要求根据下列状态图,列出状态转移表,写出驱动方程,画出逻辑图。 例题第13页/共18页5、试用集成计数器74160和必要的门电路实现可控进制计数器,当控制信号C=0时,实现M=7计数,当控制信号C=1时,实现M=8计数。 例题第14页/共18页复习提纲第七章 半导体存储

文档评论(0)

kuailelaifenxian + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体太仓市沙溪镇牛文库商务信息咨询服务部
IP属地上海
统一社会信用代码/组织机构代码
92320585MA1WRHUU8N

1亿VIP精品文档

相关文档