- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于DDS原理构建的函数发生器会计学第1页/共22页利用 DDS 原理构建的函数发生器( DDS : Direct Digital Frequency Synthesis )概述: 1、DDS 与基于 PLL 的频率合成器相比具有简便、精确、快速、廉价和灵活等优点。 2、DDS 的基本工作原理:以数控振荡器的方式产生频率、相位可控制的任意函数波形。 3、DDS 的基本组成:包括基准时钟、频率累加器、相位累加器、幅度 / 相位转化器、D/A转换器和低通滤波器等。第页第2页/共22页基于 DDS 原理的正弦波发生器框图波形数据XFout全加器存储器寄存器频率设定DACY频率基准Fclk时钟发生器控制逻辑基本关系式:频率分辨率:第页波形数据访问示意YX第3页/共22页波型取样点max此处地址溢出第页第4页/共22页DDS有关计算公式 第页第5页/共22页“串行进位” 2-Bit 加法器第页“串行进位” 2-Bit 加法器时序仿真第6页/共22页Module dds;X=.x.;a0_1,a1_1,b0_1,b1_1,c1_i,z0_1,z1_1,c1_o pin;TEST_VECTORS([c1_i,b1_1,b0_1,a1_1,a0_1]-[c1_o,z1_1,z0_1]);[0,0,0,0,0]-[X,X,X];[0,0,0,0,1]-[X,X,X];[0,0,0,1,0]-[X,X,X];[0,0,0,1,1]-[X,X,X];[0,0,1,0,0]-[X,X,X];[0,0,1,0,1]-[X,X,X];[0,0,1,1,0]-[X,X,X];……[1,1,0,1,0]-[X,X,X];[1,1,0,1,1]-[X,X,X];[1,1,1,0,0]-[X,X,X];[1,1,1,0,1]-[X,X,X];[1,1,1,1,0]-[X,X,X];[1,1,1,1,1]-[X,X,X];END第页第7页/共22页2-Bit 累加器及其仿真Module dds;c,X=.c.,.x.;a0_1,a1_1,z0_1,z1_1,clk pin;TEST_VECTORS([clk,a1_1,a0_1]-[z1_1,z0_1]);[c,0,0]-[X,X];[c,0,0]-[X,X];[c,0,1]-[X,X];[c,0,1]-[X,X];[c,0,1]-[X,X];[c,0,1]-[X,X];[c,0,1]-[X,X];[c,0,1]-[X,X];END第页第8页/共22页具有强制复位和BFSK调制功能的 “串行进位” 12-Bit 频率累加器第页第9页/共22页64K(8K×8)电可擦除(EEPROMs)AT28c64管脚及其“读”时序第页第10页/共22页数字信号到模拟信号的转换 — “权电流” DAC基本原理IR=VREF / RIR / 22 IR / 28 IR / 21 b7b5b6b0Data =( 0~255 )10IO第页第11页/共22页8-Bit 数模转换器DAC0832第页DATACSWRVCC (+5V)片选 CS写入 WR第12页/共22页DAC0832 单缓冲接法及其简化时序第页第13页/共22页低通滤波器(LPF)计算公式 C2+R2R1-C1第页第14页/共22页实际使用的三阶低通滤波器第页LPF频率特性 第15页/共22页第页LPF频率特性 第16页/共22页第页第17页/共22页27-分频器第页φΔ第18页/共22页基于 DDS原理的FM / PM 调制器框图FoX寄存器Φn+1波形数据ΦnF存储器ΦYΔf频率基准Fclk时钟发生器控制逻辑第页第19页/共22页实验要求 一、技术指标(基本要求): 1、输出波形:正弦函数(5V/p-p) 2、输出频率:100Hz~100KHz 3、分辨率:100Hz 4、数字键盘设定:频率 5、显示:频率二、技术指标(发挥提高) : 1、产生100Hz~20KHz的三角波、方波、锯齿波 (含5次谐波) (5V/p-p) 2、数字键盘设定:频率、波形代码 3、显示:频率、波形 4、如何优化系统,提高综合性价比? 5、给出BFSK 或 BPSK 调制器的设计方案第页频率数键盘MCUDDS输出显示波形数据ROM第20页/共22页实验要求 系统基本要求结构:第页频率数键盘MCUDDS输出显示波形数据RAM波形下载第21页/共22页实验要求 系统发挥提高结构:第页
原创力文档


文档评论(0)