硬件工程师笔试题.pdfVIP

  • 8
  • 0
  • 约1.23万字
  • 约 11页
  • 2023-04-21 发布于宁夏
  • 举报
1、同步电路和异步电路的区别是什么? 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关 系。 电路设计可分类为同步电路和异步电路设计。同步电路利用时钟脉冲使其子系统同 步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成” 信号使之同步。异步电路具有下列优点--无时钟歪斜问题、低电源消耗、平均效能而非最 差效能、模块性、可组合和可复用性 整个设计中只有一个全局时钟成为同步逻辑。只有时钟脉冲同时到达各记忆元件的时 钟端,才能发生预期改变。 多时钟系统逻辑设计成为异步逻辑。电路状态改变由输入信号 引起同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关 系。 2、什么是线与逻辑,要实现它,在硬件特性上有什么具体要求? 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc 门来实现,由于 不用oc 门可能使灌电流过大,而烧坏逻辑门。同时在输出端口应加一个上拉电阻。 3、什么是Setup 和Hold up 时间? 建立时间(Setup Time) 和保持时间(Hold time )。建立时间是指在时钟边沿前,数据信 号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间 (Setup/hold time 是测试芯片对输

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档