- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2021年同步计数器及其应用实验报告--第1页
试验4: 同时计数器及其应用试验汇报
一、 试验目
1、 了解可编程数字系统设计步骤
2、 掌握Quartus II 软件使用方法
3、 掌握原理图输入方法设计数字系统方法和步骤
4 、 掌握74LS161 同时16 进制计数器特点及其应用
二、 试验设备
1、 计算机: Quartus II 软件
2、 Altera DE0 多媒体开发平台
3、 集成电路: 74LS10
4 、 集成电路: 74LS161
三、 试验内容
1、 74LS161 逻辑功效测试
2、 用74LS161 实现12 进制计数(异步清零)
3、 用74LS161 实现12 进制计数(同时置数)
四、 试验原理
74LS161
1、 74LS161: 异步清零、 同时置数四位二进制计数器
2、 引脚定义:
使用74161 实现16 进制和12 进制
1)首先使用quartus 软件建立原理图, 首先实现16 进制, 所以只需
要将需要输入输出接到对应引脚上 , 其中需要注意是我们需
要让这个板子开始工作, 所以需要将T 和P 引脚接响应高电压,
然后将cp 信号接入对应输入; q0q1q2q3 接到对应输出就能够
了, 然后编译。现在在建立波形文件完成仿真, 经过仿真结果
就能够看到自己电路是否正确。最终一步就是实现在FPGA 上
应用, 我们需要做就是给原来 原理图分配对应引脚, 然后重
2021年同步计数器及其应用实验报告--第1页
2021年同步计数器及其应用实验报告--第2页
新编译后, 插入线就能够看到仿真结果了。
2)12 进制能够采取两种方法, 也就是同时置数和异步清零两种方
法, 我使用异步清零, 从而只需要对q0q1q2q3在12时候实施
清零动作就能够了, 也就是加一个而输入与非门就能够了。
五、 试验结果
2021年同步计数器及其应用实验报告--第2页
原创力文档


文档评论(0)