- 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
- 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本发明的一种通用的高速串行差分信号分路电路及方法,包含RX端和多个TX端,RX端的CDR电路包含第一PI模块;至少一个TX端设有与第一PI模块相同的第二PI模块;CDR电路跟踪外部信号频率信息并产生与锁相环输出时钟信号有频差的第一采样时钟且输出相位调整信息;相位调整信息直接反馈给第二PI模块,由锁相环输出时钟信号经第二PI模块而产生的第二时钟跟随第一采样时钟变化,第二时钟经过分频器分频后得到读时钟并传递给缓冲器;第一采样时钟经过串转并模块得到写时钟和写数据并传递给缓冲器;缓冲器输出读数据并经过并
(19)中华人民共和国国家知识产权局
(12)发明专利申请
(10)申请公布号 CN 112241384 A
(43)申请公布日
2021.01.19
(21)申请号 20191
文档评论(0)